排序方式: 共有65条查询结果,搜索用时 31 毫秒
11.
本文引入几种比较运算,并讨论了它们的表示、有关性质及其在处理逻辑函数中的应用。此外,还提出了使用晶体管的比较逻辑门及通用比较逻辑门的设计。作者认为,由于比较运算揭示了电路中开关元件的作用实质,因此,充分利用晶体管功能的比较逻辑单元,可在数字集成电路的设计中得到应用。 相似文献
12.
本文把三值闭运算拓广而引人三值符合运算,并提出了一种TTL三值“符合非”门的电路设计 相似文献
13.
本文在分析传统数字电路信号行为的基础上,提出了描述信号行为的三值序列产生技术,文中首先讨论了行为序列在低功耗估计技术中的应用及其多值描述,然后运用多值逻辑理论设计了三值行为序列变换电路,并结合SPICE模拟程序给出了行为序列的软件产生技术,最后讨论了如何产生相互独立的三值行为序列。 相似文献
14.
本文提出把可同步激励的MSI时序部件当作一个多功能的复杂存储元件使用,并对计数型MSI与移位型MSI分别给出了它们的次态方程与激励表.此外,提出了应用这两种MSI时序部件设计一般时序电路的状态安排规则及设计程序.讨论表明,这种设计方法在本质上相当于对专用MSI时序部件的基本工作时序进行时序修改. 相似文献
15.
主从型D触发器的动态功耗同触发器内部节点上的信号跃迁情况和节点电容有关。基于D触发器的电路结构与MOS管参数,本文对主从型D触发器各个节点电容进行了计算,利用对各节点电容的计算值,便可估算在某一激励输入序列的D触发器的动态功耗,Pspice模拟证实了该一动态功耗算的准确性,搞清了D触发器内部诸结点电容与MOS管参数之间的关系亦为降低它的动态功耗提供了参考依据。 相似文献
16.
在分析二值移位型计数器的设计方法的基础上,利用多值电路的高信息密度,提出了三值移位型计数器的设计,运用该方法可以设计任意进制的三值移位型计数器,并且通过选择最佳设计方案找到最简单的控制逻辑电路。 相似文献
17.
本文分析了在发展三值函数降维K图中的困难,提出了用数组表示填入函数的降维K图形式,并讨论了它在函数的与/或最小化及T门综合中的应用 相似文献
18.
本文应用限幅电压开关理论设计了两种主从型nMOS四值触发器.这些触发器具有双端预置能力和双轨互补输出,容易用于四值时序电路设计. 相似文献
19.
Moore机与 Mealy机之间的转换研究 总被引:1,自引:0,他引:1
本文从本质上归纳了二种时序机 Mealy机与 Moore机之间的转换效果 ,根据二者的输出序列 相差一个时 相似文献
20.
基于多值逻辑的 D/A转换器 分流电阻网络研究 总被引:1,自引:0,他引:1
本文通过对 D /A转换器表示的分析 ,用电流分流方法解释了二值 D /A转换器使用电阻网络的 物理实现 ,并在此基础上提出了四值 D /A转换器分流电阻网络 .该分流电阻网络在使用四值信号译码 的情况下将回到二值 D /A转换器.然而 ,这种基于多值逻辑的设计将导致一种新颖的 Π型电阻转换网 络 ,该网络比传统的 T 型电阻网络节省四分之一电阻数量 ,并可保证较高的转换精度. 相似文献