排序方式: 共有65条查询结果,搜索用时 15 毫秒
51.
通用逻辑门ULG_2组合网络的故障检测 总被引:2,自引:2,他引:0
本文介绍通用逻辑门ULG_2组合网络计算布尔差分的方法用布尔差分法对ULG_2组合网络进行故障检测具有简单、直捷等特点,从而说明在数字系统中使用ULG_2的优点. 相似文献
52.
研究了CMOS电路在开关级设计中的开关共享技术,以使实现多函数的电路之间通过共享MOS开关管或开关网络达到电路的进一步简化,提出了开关或开关网络共享的条件,并讨论了开关共享对电路工作发生的影响,通过对电路设计实例的分析研究了开关共享后电路物理参数的变化,并分析了开关共享的禁用条件。 相似文献
53.
以JK触发器为例,提出了一种基于触发器行为的J、K激励函数的最小化技术.通过其与目前国内教科书中介绍的基于触发器次态函数最小化技术的对比与分析,证明了新的最小化技术是一种更行之有效的求最小化J、K激励函数的方法,对简化时序电路结构具有实用意义. 相似文献
54.
从消除时钟信号冗余跳变而致的无效功耗的要求出发,提出双边沿移位寄存器的设计思想.该移位寄存器的功能已用PSPICE程序模拟验证.使用该移位寄存器设计双边沿移位计数器的实例被演示.对模拟所得数据的计算结果表明,与实现相同功能的单边沿移位寄存器相比,由于工作频率减半,双边沿移位寄存器的功耗有明显降低 相似文献
55.
在对主从型D触发器分析短路功耗的基础上,本文提出了一种使D触发器工作在两个有一定相位差的时钟下以减少D触发器短路功耗的方法,模拟结果证明了该方法的有效性。 相似文献
56.
通过对低位先比串行数值比较器和高位先比串行数值比较器的设计及分析,证明了应用门控时钟技术设计的时序电路具有明显的低功耗特性,PSPICE模拟结果证明了基于门控技术设计的电路能有效地降低电路的功耗,并保持正确的逻辑功能。 相似文献
57.
本文提出了传输函数理论。在这一理论中,四值变量与逻辑变量被区分,同时,三种新运算——阈比较运算、传输运算及并运算被引入。由于这些运算能描写MOS晶体管的工作原理,因此用它们及逻辑运算表示的传输函数能直接指导四值CMOS电路的实现。文中提出了若干基本传输函数的CMOS电路设计,它们经计算机模拟被证明具有正确的逻辑功能与理想的DC传输特性。此外,本文还介绍了四值CMOS传输网络的综合技术。 相似文献
58.
本文通过对触发器存贮函数的形式变换,导出各种钟控锁存器的结构设计,并根据对一次操作型(边沿操作型)触发器时钟的要求,设计与解释了二类时钟信号竞争型边沿触发器. 相似文献
59.
本文介绍了线性与或门的结构与工作原理,综述了配合线性与或门组成多元逻辑电路(力YL)的开关反相单元设计.根据线性与或门具有较强逻辑功能,高速工作特性,可多级级联工作及可处理数字信号与模拟信号等特点,本文讨论了它在高速数字电路、多值电路与连续值电路中的应用,并指出了它的巨大应用前景及在其实用化进程中的关键性研究工作. 相似文献
60.
本文从开关信号理论出发,提出开关是任何数字电路的核心元件的观点,并以此对现有多元逻辑电路(DYL)的各种开关单元设计进行了分析.计算机模拟表明这些单元都不能与极高速的线性与或门的优异特性相配,由此认为,线性与或门在数字电路中实用化的关键在于开关单元的正确设计. 相似文献