首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到16条相似文献,搜索用时 62 毫秒
1.
徐小波  张鹤鸣  胡辉勇 《物理学报》2011,60(11):118501-118501
文章研究了SOI衬底上SiGe npn异质结晶体管集电结耗尽电荷和电容.根据器件实际工作情况,基于课题组前面的工作,对耗尽电荷和电容模型进行扩展和优化.研究结果表明,耗尽电荷模型具有更好的光滑性;耗尽电容模型为纵向耗尽与横向耗尽电容的串联,考虑了不同电流流动面积,与常规器件相比,SOI器件全耗尽工作模式下表现出更小的集电结耗尽电容,因此更大的正向Early电压;在纵向工作模式到横向工作模式转变的电压偏置点,耗尽电荷和电容的变化趋势发生改变.SOI薄膜上纵向SiGe HBT集电结耗尽电荷和电容模型的建立和扩展为毫米波SOI BiCMOS工艺中双极器件核心参数如Early电压、特征频率等的设计提供了有价值的参考. 关键词: 耗尽电容 SiGe HBT SOI  相似文献   

2.
SOI SiGe HBT电学性能研究   总被引:1,自引:0,他引:1       下载免费PDF全文
张滨  杨银堂  李跃进  徐小波 《物理学报》2012,61(23):535-543
研究了SOI衬底上SiGe npn异质结晶体管的设计优化.给出了器件基本直流交流特性曲线,分析了与常规SiGeHBT的不同.由于SOI衬底的引入使SOI SiGe HBT成为四端器件,重点研究了衬底偏压对Gummel曲线、输出特性曲线以及雪崩电流的影响.最后仿真实现材料物理参数和几何物理参数对频率特性的改变.结果表明SOI SiGeHBT与常规器件相比具有更大的设计自由度.SOI SiGe HBT的系统分析为毫米波SOI SiGe BiCMOS电路的设计提供了有价值的参考.  相似文献   

3.
集电结耗尽层的渡越时间是影响晶体管交流放大系数和频率特性的重要参数。本文分三种情况求解了SiGe HBT集电结耗尽层宽度。建立了不同集电极电流密度下的集电结耗尽层渡越时间模型,该模型考虑了基区扩展效应。利用MATLAB对该模型进行了模拟,定量地研究了集电结反偏电压、集电区掺杂磷或砷的浓度、集电区宽度对集电结耗尽层渡越时间的影响。模拟结果表明:随着集电结反偏电压、集电区掺杂浓度以及集电区宽度的增大,集电结耗尽层渡越时间增大;集电结耗尽层渡越时间对薄基区的SiGe HBT频率特性影响显著,不能忽略。  相似文献   

4.
SiGe HBT大信号等效电路模型   总被引:3,自引:0,他引:3       下载免费PDF全文
基于SiGe HBT(异质结双极晶体管)的物理模型,建立了描述SiGe HBT的大信号等效电路模型.该等效电路模型考虑了准饱和效应和自热效应等,模型分为本征和非本征两部分,物理意义清晰,拓扑结构相对简单.该模型嵌入了PSPICE软件的DEVEO(器件方程开发包)中.在PSPICE软件资源的支持下,利用该模型对SiGe HBT器件进行了交直流特性模拟分析,模拟结果与理论分析结果相一致,并且与文献报道的结果符合较好. 关键词: SiGe HBT 等效电路模型 PSPICE  相似文献   

5.
将SOI技术优势引入SiGe HBT,可满足当前BiCMOS高速低功耗的应用需求.SOI SiGe HBT作为BiCMOS工艺的核心器件,其频率特性决定了电路所能达到的工作速度.为此,本文针对所提出的SOI SiGe HBT器件结构,重点研究了该器件的频率特性,并通过所建立的集电区电容模型予以分析.规律和结果为:1)SOI SiGe HBT特征频率随集电区掺杂浓度的升高而增加;2)SOI SiGe HBT特征频率与集电极电流IC之间的变化规律与传统SiGe HBT的相一致;3)正常工作状态,SOI SiGe HBT(集电区3×1017cm-3掺杂)最高振荡频率fmax大于140 GHz,且特征频率fT大于60 GHz.与传统SiGe HBT相比,特征频率最大值提高了18.84%.以上规律及结论可为SOI SiGe HBT及BiCMOS的研究设计提供重要依据.  相似文献   

6.
SiGe HBT势垒电容模型   总被引:4,自引:0,他引:4       下载免费PDF全文
吕懿  张鹤鸣  戴显英  胡辉勇  舒斌 《物理学报》2004,53(9):3239-3244
在考虑SiGe HBT的势垒电容时,通常的耗尽层近似不再适用,应考虑可动载流子的影响.在分析研究SiGe HBT载流子输运的基础上,建立了考虑发射结势垒区内载流子分布的发射结势垒电容模型和不同电流密度下包括基区扩展效应的集电结势垒电容模型.将以上势垒电容 模型应用于SiGe HBT频率特性模拟,模拟结果与实验结果符合得很好. 关键词: SiGe HBT 势垒电容 微分电容  相似文献   

7.
本文分别建立了含有本征SiGe层的SiGe HBT(异质结双极晶体管)集电结耗尽层各区域的电势、电场分布模型,并在此基础上,建立了集电结耗尽层宽度和延迟时间模型,对该模型进行了模拟仿真,定量地分析了SiGe HBT物理、电学参数对集电结耗尽层宽度和延迟时间的影响,随着基区掺杂浓度和集电结反偏电压的提高,集电结耗尽层延迟时间也随之增大,而随着集电区掺杂浓度的提高和基区Ge组分增加,集电结耗尽层延迟时间随之减小. 关键词: SiGe HBT 集电结耗尽层 延迟时间  相似文献   

8.
在绝缘层附着硅(SOI)结构的Si膜上生长SiGe合金制作具有SiGe量子阱沟道的SOI p型金属氧化物半导体场效应晶体管(PMOSFET),该器件不仅具有SOI结构的优点,而且因量子阱中载流子迁移率高,所以进一步提高了器件的性能.在分析常规的Si SOI MOSFET基础上,建立了应变SiGe SOI 量子阱沟道PMOSFET的阈值电压模型和电流-电压(I-V)特性模型,利用Matlab对该结构器件的I-V特性、跨导及漏导特性进行了模拟分析,且与常规结构的器件作了对比.模拟结果表明,应变SiGe SOI量子阱沟道PMOSFET的性能均比常规结构的器件有大幅度提高. 关键词: 应变SiGe SOI MOSFET 阈值电压 模型  相似文献   

9.
从氧化层俘获空穴和质子诱导界面态形成的物理机制出发,建立部分耗尽SOI器件总剂量辐射诱导的氧化层陷阱电荷和界面态物理模型,模型可以很好地描述辐射诱导氧化层陷阱电荷和界面态与辐射剂量的关系,并从实验上对上述模型结果给予验证.结果表明,在实验采用的辐射剂量范围内,辐射诱导产生的氧化物陷阱电荷与辐射剂量满足负指数关系.模型中如果考虑空穴的退火效应,可以更好地反映高剂量辐照下的效应;辐射诱导产生的界面态与辐射剂量成正比例关系.  相似文献   

10.
埋氧层注氮工艺对部分耗尽SOI nMOSFET特性的影响   总被引:1,自引:0,他引:1       下载免费PDF全文
研究了埋氧层中注氮后对制作出的部分耗尽SOInMOSFET的特性产生的影响.实验发现,与不注氮的SIMOX基片相比,由注氮SIMON基片制作的nMOSFET的电子迁移率降低了.且由最低注入剂量的SIMON基片制作的器件具有最低的迁移率.随注入剂量的增加,迁移率略有上升,并趋于饱和.分析认为,电子迁移率的降低是由于Si/SiO2界面的不平整造成的.实验还发现,随氮注入剂量的提高,nMOSFET的阈值电压往负向漂移.但是,对应最低注入剂量的器件阈值电压却大于用SIMOX基片制作出的器件.固定氧化物正电荷及界面陷阱密度的大小和分布的变化可能是导致阈值电压变化的主要因素.另外发现,用注氮基片制作出的部分耗尽SOInMOSFET的kink效应明显弱于用不注氮的SIMOX基片制作的器件. 关键词: SOI nMOSFET 氮注入 电子迁移率 阈值电压  相似文献   

11.
付强  张万荣  金冬月  赵彦晓  王肖 《中国物理 B》2016,25(12):124401-124401
The product of the cutoff frequency and breakdown voltage( fT×BVCEO) is an important figure of merit(FOM) to characterize overall performance of heterojunction bipolar transistor(HBT). In this paper, an approach to introducing a thin N+-buried layer into N collector region in silicon-on-insulator(SOI) Si Ge HBT to simultaneously improve the FOM of fT×BVCEOand thermal stability is presented by using two-dimensional(2D) numerical simulation through SILVACO device simulator. Firstly, in order to show some disadvantages of the introduction of SOI structure, the effects of SOI insulation layer thickness(TBOX) on fT, BVCEO, and the FOM of fT×BVCEOare presented. The introduction of SOI structure remarkably reduces the electron concentration in collector region near SOI substrate insulation layer, obviously reduces fT, slightly increases BVCEOto some extent, but ultimately degrades the FOM of fT×BVCEO. Although the fT,BVCEO, and the FOM of fT×BVCEOcan be improved by increasing SOI insulator Si O_2 layer thickness TBOXin SOI structure, the device temperature and collector current are increased due to lower thermal conductivity of Si O_2 layer, as a result, the self-heating effect of the device is enhanced, and the thermal stability of the device is degraded. Secondly, in order to alleviate the foregoing problem of low electron concentration in collector region near SOI insulation layer and the thermal stability resulting from thick TBOX, a thin N+-buried layer is introduced into collector region to not only improve the FOM of fT×BVCEO, but also weaken the self-heating effect of the device, thus improving the thermal stability of the device. Furthermore, the effect of the location of the thin N+-buried layer in collector region is investigated in detail. The result show that the FOM of fT×BVCEOis improved and the device temperature decreases as the N+-buried layer shifts toward SOI substrate insulation layer. The approach to introducing a thin N+-buried layer into collector region provides an effective method to improve SOI Si Ge HBT overall performance.  相似文献   

12.
孙亚宾  付军  王玉东  周卫  张伟  刘志弘 《中国物理 B》2016,25(4):48501-048501
In this work, temperature dependences of small-signal model parameters in the SiGe HBT HICUM model are presented. Electrical elements in the small-signal equivalent circuit are first extracted at each temperature, then the temperature dependences are determined by the series of extracted temperature coefficients, based on the established temperature formulas for corresponding model parameters. The proposed method is validated by a 1 × 0.2 × 16 μm~2 SiGe HBT over a wide temperature range(from 218 K to 473 K), and good matching is obtained between the extracted and modeled results. Therefore, we believe that the proposed extraction flow of model parameter temperature dependence is reliable for characterizing the transistor performance and guiding the circuit design over a wide temperature range.  相似文献   

13.
The oxidation of SiGe film epitaxial grown on top of SOI wafers has been studied. These SiGe/SOI samples were oxidized at 700, 900, 1100 °C. Germanium atoms were rejected from SiGe film to SOI layer. A new Si1−xGex (x is minimal) layer formed at SiGe/Si interface. As the germanium atoms diffused, the new Si1−xGex (x is minimal) layer moved to Si/SiO2 interface. Propagation of threading dislocation in SiGe film to SOI substrate was hindered by the new SiGe/Si interface. Strain in SOI substrate transferred from SiGe film was released through dislocation nucleation and propagation inner. The relaxation of SiGe film could be described as: strain relaxed through strain equalization and transfer process between SiGe film and SOI substrates. Raman spectroscopy was used to characterize the strain of SiGe film. Microstructure of SiGe/SOI was observed by transmission electron microscope (TEM).  相似文献   

14.
赵昕  张万荣  金冬月  付强  陈亮  谢红云  张瑜洁 《物理学报》2012,61(13):134401-134401
基区Ge组分的加入可以改善SiGe HBT的直流特性、 频率特性和噪声特性, 但Ge组分及其分布对HBT热学特性的影响报道还很少. 本文利用SILVACO半导体器件仿真工具, 建立了多指SiGe HBT模型, 对基区具有不同Ge组分梯度结构的SiGe HBTs的热学特性和电学特性的热稳定性进行了研究. 研究发现, 在Ge组分总量一定的条件下, 随着Ge组分梯度的增大, 器件的特征频率明显提高, 增益β和特征频率fT随温度变化变弱, 器件温度分布的均匀性变好, 但增益变小; 而基区均匀Ge组分(Ge组分梯度为零) 的HBT的增益较大, 但随温度的变化较大, 器件温度分布的均匀性也较差. 在此基础上, 将基区Ge组分均匀分布和Ge组分缓变分布相结合, 提出了兼顾器件热学特性、 增益特性和频率特性的新型基区Ge组分分布- 分段分布结构. 结果表明, 相比于基区Ge组分均匀分布的器件, 新器件温度明显降低; βfT保持了较高的值, 且随温度的变化也较小, 显示了新结构器件的优越性. 这些结果对HBT的热学设计具有重要的参考意义, 是对SiGe HBT性能研究的一个补充.  相似文献   

15.
徐小波  张鹤鸣  胡辉勇  屈江涛 《中国物理 B》2011,20(5):58503-058503
An analytical expression for the collector resistance of a novel vertical SiGe heterojunction bipolar transistor(HBT) on thin film silicon-on-insulator(SOI) is obtained with the substrate bias effects being considered.The resistance is found to decrease slowly and then quickly and to have kinks with the increase of the substrate-collector bias,which is quite different from that of a conventional bulk HBT.The model is consistent with the simulation result and the reported data and is useful to the frequency characteristic design of 0.13 μm millimeter-wave SiGe SOI BiCMOS devices.  相似文献   

16.
聚合物材料空间电荷陷阱模型及参数   总被引:1,自引:0,他引:1       下载免费PDF全文
廖瑞金  周天春  George Chen  杨丽君 《物理学报》2012,61(1):17201-017201
采用电声脉冲测量技术研究了直流电场下低密度聚乙烯材料的电荷入陷和脱陷特征. 发现在不同电场周期下样品的电荷衰减呈现不同的特征, 为此提出了一个简单的基于两陷阱水平的入陷和脱陷模型, 并计算了相应的参数, 如陷阱能级和密度. 确定了不含任何添加剂的低密度聚乙烯样品中存在的两种水平的陷阱能级分别为: 较浅陷阱能级0.77–0.81 eV 对应的浅陷阱电荷密度为(1.168–1.553)× 1019 m-3; 较深陷阱能级0.96–1.01 eV 对应的深陷阱电荷密度为(1.194–4.615)× 1018 m-3. 最后初步验证了材料的深陷阱能级和对应的深陷阱电荷密度随老化而增加, 可考虑将模型中的两能级陷阱参数作为老化诊断特征参量. 关键词: 聚合物 空间电荷 陷阱 老化  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号