首页 | 本学科首页   官方微博 | 高级检索  
     检索      

基于FPGA的静止电压稳定优化器设计
引用本文:黄勇,陈慈发,韩帅,李克成,罗凯.基于FPGA的静止电压稳定优化器设计[J].应用声学,2015,23(4):52-52.
作者姓名:黄勇  陈慈发  韩帅  李克成  罗凯
作者单位:三峡大学 计算机与信息学院,三峡大学 计算机与信息学院,三峡大学 计算机与信息学院,三峡大学 电气与新能源学院,三峡大学 电气与新能源学院
摘    要:基于FPGA设计的Buck-Boost型静止电压稳定优化器,直接串联于市电与敏感负荷之间,当供电电压发生电压骤升或骤降时,可快速稳定电压,确保敏感负荷不受影响。采用前端整流装置代替固定储能装置可获取更长的故障穿越时间,采用单同步旋转坐标系软件锁相环(SSRF-SPLL)技术实现电网电压同步,而采用电压双闭环控制技术改善了系统的响应速度。试验结果表明,该装置能快速稳定电压骤升骤降,并能较好的抑制谐波。

关 键 词:大规模可编程阵列  升降压  静止电压稳定优化器  电能质量

Design of Static Voltage Stabilizer Optimizer Based on FPGA
Institution:College of Computer and Information Technology,CTGU,,,,
Abstract:The design of Buck-Boost type static voltage stability optimizer base on FPGA,directly connected in series between the mains supply and the sensitive loads, when the supply voltage occurs sags or swells, it fastly stable the voltage to ensure that the sensitive loads are not affected. using rectifier circuit in head instead of a fixed energy storage device to get a longer fault ride-through time, the use of base on single synchronous rotating coordinate system software PLL technology to synchronize the voltage of mains, dual closed-loop control system is adopted to improve the speed of response.The experimental results show that the device can quickly stabilize voltage surges and sags,and then can suppress the harmonics effectively.
Keywords:FPGA  Buck-Boost  Static Voltage Stabilizer Optimizer  Power Quality
点击此处可从《应用声学》浏览原始摘要信息
点击此处可从《应用声学》下载免费的PDF全文
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号