∑-Δ ADC的降采样滤波器的设计与实现 |
| |
引用本文: | 叶振伟,蔡敏.∑-Δ ADC的降采样滤波器的设计与实现[J].半导体技术,2008,33(12). |
| |
作者姓名: | 叶振伟 蔡敏 |
| |
作者单位: | 华南理工大学电子与信息学院,广州510640 |
| |
摘 要: | 介绍了一种带宽150 kHz、16 bit的∑-Δ模数转换器中的降采样低通滤波器的设计和实现。系统采用Sharpened CIC(cascaded integrator-comb)和ISOP(interpolated second-order polynomials)频率补偿技术对通带的下降进行补偿,最后级联三个半带滤波器输出。芯片采用SMIC 0.18μmCMOS工艺实现,系统仿真和芯片测试结果表明,性能满足设计指标要求。与传统音频领域的∑-ΔADC应用相比,该设计在很大程度上拓展了处理带宽,提高了处理精度,并且便于集成在SOC芯片中,主要应用于医疗仪器、移动通信、过程控制和PDA(personal digital assistants)等领域。
|
关 键 词: | ∑-Δ调制器 降采样滤波器 SharpenedCIC滤波器 ISOP滤波器 半带滤波器 |
本文献已被 CNKI 维普 等数据库收录! |
|