首页 | 本学科首页   官方微博 | 高级检索  
     检索      

一种高精度时钟同步电路
引用本文:路崇,谭洪舟,段志奎,丁一.一种高精度时钟同步电路[J].半导体学报,2015,36(10):105004-9.
作者姓名:路崇  谭洪舟  段志奎  丁一
摘    要:本文提出了一种基于交错延迟单元和动态补偿电路的高精度时钟同步电路结构,HPSC,并 可用在对时钟要求较高的大规模分布网络中。此电路采用了基于SMD的粗调结构和动态补偿 电路的细调结构,可在两个时钟周期内完成粗调并在接下来三个时钟周期内完成细调,其误 差小于3.8 ps。本电路使用SMIC 0.13 μm 1P6M 工艺设计并实现,供电电压1.2 V。其输入 频率为200MHz-800MHz,占空比为20%-80%,有效面积 245μm×134μm,功耗为1.64 mW@500MHz

关 键 词:HPSC  clock  synchronization  circuit  SMD  dynamic  compensation  circuit  binary  search  interleaved  delay  units
收稿时间:4/7/2015 12:00:00 AM

A high-precision synchronization circuit for clock distribution
Lu Chong,Tan Hongzhou,Duan Zhikui and Ding Yi.A high-precision synchronization circuit for clock distribution[J].Chinese Journal of Semiconductors,2015,36(10):105004-9.
Authors:Lu Chong  Tan Hongzhou  Duan Zhikui and Ding Yi
Institution:1. SYSU-CMU Shunde International Joint Research Institute, Shunde 528300, China;School of Information Science and Technology, Sun Yat-Sen University, Guangzhou 510006, China;2. School of Information Science and Technology, Sun Yat-Sen University, Guangzhou 510006, China
Abstract:
Keywords:HPSC  clock synchronization circuit  SMD  dynamic compensation circuit  binary search  interleaved delay units
本文献已被 万方数据 等数据库收录!
点击此处可从《半导体学报》浏览原始摘要信息
点击此处可从《半导体学报》下载免费的PDF全文
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号