首页 | 本学科首页   官方微博 | 高级检索  
     检索      

一种用于高速高精度A/D转换器的时钟稳定电路
引用本文:徐鸣远,沈晓峰,朱璨.一种用于高速高精度A/D转换器的时钟稳定电路[J].微电子学,2010,40(3).
作者姓名:徐鸣远  沈晓峰  朱璨
作者单位:1. 中国电子科技集团公司,第二十四研究所,重庆,400060
2. 模拟集成电路国家级重点实验室,重庆,400060
摘    要:设计了一种完全满足高速高精度流水线A/D转换器的时钟稳定电路.通过在延迟环路中加入启动电路,使环路能在小于300 ns内快速锁定占空比,锁定精度为50%±1%.拥有20%~80%的占空比输入,且能很好地抑制外部时钟抖动,时钟抖动小于100 fs.电路采用0.35 μm工艺制作,芯片面积为0.5 mm×0.3 mm,在3.3 V电源电压下,功耗小于78 mW.

关 键 词:A/D转换器  电荷泵  时钟稳定电路

Clock Stabilizer for High Speed and High Resolution Pipeline A/D Converter
XU Mingyuan,SHEN Xiaofeng,ZHU Can.Clock Stabilizer for High Speed and High Resolution Pipeline A/D Converter[J].Microelectronics,2010,40(3).
Authors:XU Mingyuan  SHEN Xiaofeng  ZHU Can
Institution:XU Mingyuan,SHEN Xiaofeng,ZHU Can (Sichuan Institute of Solid-State Circuits,CETC,Chongqing 400060,National Laboratory of Analog ICs,P.R.China)
Abstract:
Keywords:A/D converter  Charge pump  Clock stabilizer  
本文献已被 CNKI 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号