首页 | 本学科首页   官方微博 | 高级检索  
     检索      

基于FPGA的高速实时三通道脉压处理器研究
引用本文:周芝梅,刘振宇,韩月秋.基于FPGA的高速实时三通道脉压处理器研究[J].现代雷达,2003,25(3):36-39.
作者姓名:周芝梅  刘振宇  韩月秋
作者单位:北京理工大学,北京,100081
摘    要:脉压一直是雷达处理系统中的关键技术,本文研究了一个基于FPGA芯片Xx2v500的三通道高速实时数字脉压系统。针对脉压算法的特点,提出了一种硬件共享的结构,节省了系统资源,通过硬件的并行结构加快处理系统,从而使系统达到能在96.23μs内完成三路512点信号的脉压。用块浮点的算法改善了定点算法的精度,兼顾了系统的速度和精度。

关 键 词:FPGA  三通道脉压处理器  信号处理  数字脉压  现场可编程门阵列  雷达
修稿时间:2002年10月10

Study of the High-speed Real-time Three-channel Pulse Compression Processor Based on FPGA
ZHOU Zhi,mei,LIU Zhen,yu,HAN Yue,qiu.Study of the High-speed Real-time Three-channel Pulse Compression Processor Based on FPGA[J].Modern Radar,2003,25(3):36-39.
Authors:ZHOU Zhi  mei  LIU Zhen  yu  HAN Yue  qiu
Institution:Beijing Institute of Technology Beijing 100081
Abstract:
Keywords:signal processing  digital pulse compression (DPC)  FFT  FPGA
本文献已被 CNKI 维普 万方数据 等数据库收录!
点击此处可从《现代雷达》浏览原始摘要信息
点击此处可从《现代雷达》下载免费的PDF全文
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号