首页 | 本学科首页   官方微博 | 高级检索  
     检索      

一种10位50 MHz电阻分压型D/A转换器
引用本文:朱文彬,彭云峰,严伟,周锋,陈华.一种10位50 MHz电阻分压型D/A转换器[J].微电子学,2007,37(2):221-225,230.
作者姓名:朱文彬  彭云峰  严伟  周锋  陈华
作者单位:复旦大学,专用集成电路与系统国家重点实验室,上海,201203
摘    要:实现了一个可驱动传输线的采样时钟频率为50 MHz、精度为10位的电阻分压型数模转换器(DAC)。“dual ladder”、“best INL”矩阵式布局等新技术的采用,使得电阻串无需校正即可达到10位的精度。同时,通过运放复用技术,可在不消耗额外功耗的前提下实现阻抗匹配,并达到1.2 V的输出摆幅。该DAC在0.18μm数字CMOS工艺上得以验证实现,芯片面积为0.5 mm2,积分非线性误差(INL)为±0.45 LSB。在3.3 V电源供电、50 MHz的采样频率下,信噪失真比(SNDR)达到61 dB,功耗为55 mW。

关 键 词:D/A转换器  最佳INL  积分非线性误差  信噪失真比
文章编号:1004-3365(2007)02-0221-05
修稿时间:2006-07-042006-10-08

A 10-Bit 50 MHz Resistor String Digital-to-Analog Converter
ZHU Wen-bin,PENG Yun-feng,YAN Wei,ZHOU Feng,CHEN Hua.A 10-Bit 50 MHz Resistor String Digital-to-Analog Converter[J].Microelectronics,2007,37(2):221-225,230.
Authors:ZHU Wen-bin  PENG Yun-feng  YAN Wei  ZHOU Feng  CHEN Hua
Abstract:
Keywords:D/A converter  Best INL  Integral nonlinearity  SNDR
本文献已被 CNKI 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号