首页 | 本学科首页   官方微博 | 高级检索  
     检索      

一种基于FPGA的高性能FFT处理器设计
引用本文:张傲华,张正鸿,尧德中.一种基于FPGA的高性能FFT处理器设计[J].电子信息对抗技术,2005,20(4):44-47.
作者姓名:张傲华  张正鸿  尧德中
作者单位:1. 电子科技大学,成都,610054;中国电子科技集团公司第二十九研究所,成都,610036
2. 中国电子科技集团公司第二十九研究所,成都,610036
3. 电子科技大学,成都,610054
摘    要:FFT算法是高速实时信号处理的关键算法之一,在数字EW接收机中有着广泛的应用前景。本文基于Xilinx公司的Vertex-IIPro系列FPGA,设计一种级联结构的1024点FFT处理器,采用基-4并行蝶算单元,能并行处理四路输入数据,极大地提高了FFT的处理速度。在系统时钟为100MHz时,完成1024点复数FFT运算仅需要2.56μs。

关 键 词:FPGA  FFT处理器  基-4蝶算单元  并行结构
文章编号:CN51-1418(2005)04-0044-04
修稿时间:2004年10月18

High- Performance FFT Processor Based on FPGA
Authors:ZHANG Ao-hua  ZHANG Zheng-hong  Yao De-zhong
Abstract:The Fast Fourier Transform(FFT) is one of the most important algorithms of radar real-time signal processing. A 1024-points FFT processor based on Xilinx Vertex-II Pro FPGA family is introduced. A radix-4 parallel butterflies arithmetic is designed. It processes 4 parallel data in 1 clock cycle. The 1024-point FFT processor can process frames of 18-bit complex samples at a rate of four output samples per 100MHz clock cycle, thus performing a 1024-point transform in approximately (2.56s.)
Keywords:FPGA  FFT processor  radix-4 butterflies  parallel arithmetic  
本文献已被 CNKI 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号