首页 | 本学科首页   官方微博 | 高级检索  
     检索      

一种用于低功耗TDC系统基于D触发器链的TDC使能电路
引用本文:陈越,张瑞智.一种用于低功耗TDC系统基于D触发器链的TDC使能电路[J].微电子学,2015,45(2):228-232.
作者姓名:陈越  张瑞智
作者单位:西安交通大学 微电子学系, 西安 710049,西安交通大学 微电子学系, 西安 710049
摘    要:时间数字转换器(Time-to-Digital Converter, TDC)是全数字锁相环(All-Digital Phase-Locked Loop, ADPLL)中的一个重要模块,其功耗也是ADPLL系统总功耗的主要部分。针对伪差分反相器链结构的TDC,提出了一种功能不受亚稳态影响的基于D触发器链的TDC使能电路,并对TDC的结构进行改进,以降低TDC系统的功耗。采用SMIC 0.18 μm CMOS工艺对电路进行设计和仿真,仿真结果表明,TDC系统的功耗可以降低74%以上。

关 键 词:全数字锁相环    时间数字转换器    TDC使能电路    D触发器链
收稿时间:2014/2/23 0:00:00
点击此处可从《微电子学》浏览原始摘要信息
点击此处可从《微电子学》下载免费的PDF全文
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号