首页 | 本学科首页   官方微博 | 高级检索  
     检索      

一种低相位噪声锁相环频率合成器的设计
引用本文:李通,陈志铭,桂小琰.一种低相位噪声锁相环频率合成器的设计[J].微电子学,2015,45(4):433-436, 440.
作者姓名:李通  陈志铭  桂小琰
作者单位:北京理工大学 微电子技术研究所, 北京 100081,北京理工大学 微电子技术研究所, 北京 100081,北京理工大学 微电子技术研究所, 北京 100081
基金项目:国家自然科学基金资助项目(61201040,6);高等学校学科创新引智计划资助项目(B14010)
摘    要:通过MATLAB对锁相环进行系统建模与分析,采用改进型宽摆幅低噪声电荷泵结构,结合2位开关电容阵列技术与RC低通滤波技术,设计了一种低相位噪声锁相环频率合成器。基于SMIC 0.18 μm CMOS工艺设计的芯片测试结果表明,该锁相环系统的频率覆盖范围达到1.27~1.82 GHz;在中心频率为1.56 GHz处的相位噪声为-105.13 dBc/Hz@1 MHz,抖动(均方根)为2.2 ps。

关 键 词:锁相环    相位噪声    电荷泵    RC低通滤波
收稿时间:2014/6/3 0:00:00

Design of a Low Phase Noise PLL Frequency Synthesizer
LI Tong,CHEN Zhiming and GUI Xiaoyan.Design of a Low Phase Noise PLL Frequency Synthesizer[J].Microelectronics,2015,45(4):433-436, 440.
Authors:LI Tong  CHEN Zhiming and GUI Xiaoyan
Institution:Institute of Microelectronic Technology, Beijing Institute of Technology, Beijing 100081, P. R. China,Institute of Microelectronic Technology, Beijing Institute of Technology, Beijing 100081, P. R. China and Institute of Microelectronic Technology, Beijing Institute of Technology, Beijing 100081, P. R. China
Abstract:
Keywords:
点击此处可从《微电子学》浏览原始摘要信息
点击此处可从《微电子学》下载免费的PDF全文
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号