首页 | 本学科首页   官方微博 | 高级检索  
     检索      

两倍增益10位100 MSPS CMOS采样/保持电路
引用本文:王浩娟,吴霜毅,宁宁,于奇,王向展,范龙.两倍增益10位100 MSPS CMOS采样/保持电路[J].微电子学,2006,36(6):802-805.
作者姓名:王浩娟  吴霜毅  宁宁  于奇  王向展  范龙
作者单位:电子科技大学,微电子与固体电子学院,四川,成都,610054
摘    要:提出了一种两倍增益高线性、高速、高精度采样/保持电路。该采样/保持电路通过对输入信号实现两倍放大,改善了高频非线性失真;一种新型的消除衬底偏置效应的采样开关,有效地提高了采样的线性度;高增益和宽带宽的折叠共源共栅运算放大器保证了采样/保持电路的精度和速度。整个电路以0.35μm AMS Si CMOS模型库验证。模拟结果显示,在输入信号为49.21875MHz正弦波,采样频率为100 MHz时,增益误差为70.9μV,SFDR可达到84.5 dB。

关 键 词:采样/保持电路  非线性  衬底偏置效应
文章编号:1004-3365(2006)06-0802-04
收稿时间:2006-05-15
修稿时间:2006-05-152006-08-30

A 10-Bit 100 MSPS CMOS Sample-and-Hold Circuit with Double Gains
WANG Hao-juan,WU Shuang-yi,NING Ning,YU Qi,WANG Xiang-zhan,FAN Long.A 10-Bit 100 MSPS CMOS Sample-and-Hold Circuit with Double Gains[J].Microelectronics,2006,36(6):802-805.
Authors:WANG Hao-juan  WU Shuang-yi  NING Ning  YU Qi  WANG Xiang-zhan  FAN Long
Institution:School of Microelec, and Sol. Sta. Electro,, Univ. of Electro, Sci. and Technol, of China, Chengdu, Sichuan 610054, P. R. China
Abstract:
Keywords:Sample-and-hold circuit  Nonlinearity  Substrate bias effect
本文献已被 CNKI 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号