首页 | 本学科首页   官方微博 | 高级检索  
     检索      

一种低功耗16位定点DSP IP核的设计
引用本文:王青松, 李跃进, 李筱濛, 刘毅,.一种低功耗16位定点DSP IP核的设计[J].电子器件,2007,30(2):702-705,709.
作者姓名:王青松  李跃进  李筱濛  刘毅  
作者单位:1. 西安电子科技大学微电子学院,西安,710071
2. 西安电子科技大学技术物理学院,西安,710071
基金项目:国家自然科学基金 , 国家部委科研项目
摘    要:采用改进T0编码技术实现了数字信号处理器(DSP)的程序总线编解码器,并改进了翻转编码技术实现了DSP的数据总线编解码器,有效降低DSP的内部数据和地址总线的动态功耗.经功耗分析,DSP的程序地址总线功耗降低了73.2%,数据的地址总线和数据总线功耗降低了45.88%.在此基础上,基于TSMC0.25μmCMOS工艺,实现了低功耗16位定点DSPIP核.

关 键 词:低功耗  数字信号处理器  编码技术  总线
文章编号:1005-9490(2007)02-0702-04
修稿时间:2006年4月24日

Low Power 16-bit Fixed-Point DSP IP Core
WANG Qing-song,LI Yue-jin,LI Xiao-meng,LIU Yi..Low Power 16-bit Fixed-Point DSP IP Core[J].Journal of Electron Devices,2007,30(2):702-705,709.
Authors:WANG Qing-song  LI Yue-jin  LI Xiao-meng  LIU Yi
Abstract:
Keywords:low power  DSP  encoding techniques  bus
本文献已被 CNKI 维普 万方数据 等数据库收录!
点击此处可从《电子器件》浏览原始摘要信息
点击此处可从《电子器件》下载免费的PDF全文
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号