面向多载波基站应用的波峰因子降低引擎 |
| |
引用本文: | 温得敏.面向多载波基站应用的波峰因子降低引擎[J].电子设计应用,2008(7). |
| |
作者姓名: | 温得敏 |
| |
作者单位: | 赛灵思公司无线基础设施垂直市场 |
| |
摘 要: | 引言赛灵思的FPGA在业内被广泛应用于基带协处理领域里的蜂窝射频基站设计以及其它先进的基带功能中。除了信道卡应用之外,赛灵思的FPGA还支持成本效益高的射频卡功能的实现,如数字上变频(DUC)和数字下变频(DDC),包括波峰因子降低(CFR)和数字预失真(DPD)等先进技术。除了用于WCDMA和WiMAX的射频卡解决方案之外,赛灵思还推出了能够实现多载波和多天线配置的TD- SCDMA数字前端解决方案。本文将介绍赛灵思用于波峰因
|
关 键 词: | 基站设计 多载波 应用 因子 波峰 TD-SCDMA 引擎 FPGA |
本文献已被 CNKI 维普 万方数据 等数据库收录! |
|