首页 | 本学科首页   官方微博 | 高级检索  
     检索      

ASIP处理器的可重定位编译器的设计
引用本文:周志雄,何虎,杨旭,张延军,孙义和.ASIP处理器的可重定位编译器的设计[J].微电子学与计算机,2007,24(1):38-41.
作者姓名:周志雄  何虎  杨旭  张延军  孙义和
作者单位:清华大学,微电子研究所,北京,100084
摘    要:可重定位的编译器对特定应用的指令集处理器ASIP(ApplicationSpecificInstructionProcessor)的设计至关重要。文章利用开源的ORC(OpenResearchCompiler)编译器框架,以提出的一种ASIP处理器的结构模型为目标,进行了其可重定位的编译器的设计。并在指令调度和寄存器分配阶段针对这种ASIP处理器的结构做了优化。实验结果表明,编译器具有很好的可重定位性,指令调度和寄存器分配的优化也获得了较好的效果。

关 键 词:编译器  可重定位
文章编号:1000-7180(2007)01-0038-04
修稿时间:2005-11-23

Design of a Retargetable Compiler for ASIP
ZHOU Zhi-xiong,HE Hu,YANG Xu,ZHANG Yan-jun,SUN Yi-he.Design of a Retargetable Compiler for ASIP[J].Microelectronics & Computer,2007,24(1):38-41.
Authors:ZHOU Zhi-xiong  HE Hu  YANG Xu  ZHANG Yan-jun  SUN Yi-he
Institution:Institute of Microelectronics, Tsinghua University, Beijing 100084
Abstract:A retargetable compiler is one of the key steps in design of Application Specific Instruction Processor (ASIP). This paper describes the process of design of retargetable compiler for our ASIP architecture model based on ORC(Open Research Compiler) framework. We also present optimization in instruction scheduling and register allocation phase for this ASIP architecture. The experimental results indicate the compiler is well retargetable and optimization in instruction scheduling and register allocation is effective.
Keywords:ASIP
本文献已被 CNKI 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号