首页 | 本学科首页   官方微博 | 高级检索  
     检索      

10Gbps线路接口设计分析与实现
引用本文:赵永忠,兰巨龙,刘勤让.10Gbps线路接口设计分析与实现[J].微电子学与计算机,2005,22(2):158-160.
作者姓名:赵永忠  兰巨龙  刘勤让
作者单位:国家数字交换系统工程技术研究中心,河南,郑州,450002
基金项目:国家‘863’专项资助(NO2003AA103510)
摘    要:本文结合国家863项目T比特高性能路由器的研发,提出了一种基于FPGA实现的支持IPv4,IPv6和MPLS的10Gbps线路接口实现方案,设计了一种支持9M容量10G线速数据查表的流水线查表结构。基于文中提出方案的硬件实现和性能测试结果表明,该设计满足了10Gbps线路接口的设计需求。

关 键 词:10GbE以太网  线路接口  FPGA设计分析  流水线查表
文章编号:1000-7180(2005)02-158-03
修稿时间:2004年11月10

Design Analysis and Implementation of 10Gbps Line Card
ZHAO Yong-zhong,LAN Ju-long,LIU Qin-Rang.Design Analysis and Implementation of 10Gbps Line Card[J].Microelectronics & Computer,2005,22(2):158-160.
Authors:ZHAO Yong-zhong  LAN Ju-long  LIU Qin-Rang
Abstract:In order to meet the requirements of terabit high performance router development of national 863 project, the 10Gbps line card implementation scheme depending on FPGA, which supports IPv4, IPv6 and MPLS, is proposed in this paper, and the pipeline look-up structure satisfying 10Gbps line card design is also provided. The hardware implementation based on the above conclusions and the testing results prove that the scheme can well meet the 10Gbps line card design requirements.
Keywords:GbE  Line Card  FPGA Design analysis  Pipeline look-up  
本文献已被 CNKI 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号