首页 | 本学科首页   官方微博 | 高级检索  
     检索      

Band III锁相环型频率综合器的实现
引用本文:阴亚东,陈杰,王海永.Band III锁相环型频率综合器的实现[J].半导体学报,2008,29(6):1216-1222.
作者姓名:阴亚东  陈杰  王海永
作者单位:中国科学院微电子研究所,北京100029
摘    要:使用0.18μm 1.8V CMOS工艺实现了Band Ⅲ频率综合器,除压控振荡器(VCO)的调谐电感和锁相环路的无源滤波器外,其他模块都集成在芯片中.使用SPI总线实现VCO子频带的选择、电荷泵和VCO工作电流的配置等功能,使用改进的频带切换电路加快了频带切换.测试结果表明该频率综合器工作时的总功耗为34mW,提供的频率范围为143~271MHz;波段Ⅲ内偏离中心频率10kHz处的相位噪声低于-83dBc/Hz,100kHz处的相位噪声低于-104dBc/Hz,参考频率附近杂散低于-70dBc;与普通频带切换电路相比使用新的频带切换电路明显节省了频带切换时间.

关 键 词:频率综合器  锁相环  开关切换电容阵列  压控振荡器  频带切换电路  Band  锁相  环型  频率综合器  切换时间  通频带  杂散  相位噪声  中心频率  波段  频率范围  功耗  工作电流  测试结果  切换电路  改进  功能  配置  电荷泵  的选择

A Band III PLL Frequency Synthesizer
Yin Yadong,Chen Jie and Wang Haiyong.A Band III PLL Frequency Synthesizer[J].Chinese Journal of Semiconductors,2008,29(6):1216-1222.
Authors:Yin Yadong  Chen Jie and Wang Haiyong
Institution:Institute of Microelectronics,Chinese Academy of Sciences,Beijing 100029,China;Institute of Microelectronics,Chinese Academy of Sciences,Beijing 100029,China;Institute of Microelectronics,Chinese Academy of Sciences,Beijing 100029,China
Abstract:
Keywords:frequency synthesizer  PLL  switched-capacitor array  VCO  band-switching circuit
本文献已被 CNKI 维普 万方数据 等数据库收录!
点击此处可从《半导体学报》浏览原始摘要信息
点击此处可从《半导体学报》下载免费的PDF全文
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号