首页 | 本学科首页   官方微博 | 高级检索  
     

主从型D触发器的动态功耗分析
引用本文:王伦耀,吴训威. 主从型D触发器的动态功耗分析[J]. 浙江大学学报(理学版), 2003, 30(1): 35-40
作者姓名:王伦耀  吴训威
作者单位:宁波大学,电路与系统研究所,浙江,宁波,315211;浙江大学,信息与电子工程学系,浙江,杭州,310028
基金项目:国家自然科学基金资助项目(60273093),浙江省科技厅资助项目(0601110022)
摘    要:主从型D触发器的动态功耗同触发器内部节点上的信号跃迁情况和节点电容有关。基于D触发器的电路结构与MOS管参数,本文对主从型D触发器各个节点电容进行了计算,利用对各节点电容的计算值,便可估算在某一激励输入序列的D触发器的动态功耗,Pspice模拟证实了该一动态功耗算的准确性,搞清了D触发器内部诸结点电容与MOS管参数之间的关系亦为降低它的动态功耗提供了参考依据。

关 键 词:动态功耗 功耗估计 主从型D触发器 CMOS集成电路 节点电容 电路结构
文章编号:1008-9497(2003)01-035-06
修稿时间:2002-04-15

Dynamic power analysis of master-slave D flip-flop
WANG Lun-yao,WU Xun-wei. Dynamic power analysis of master-slave D flip-flop[J]. Journal of Zhejiang University(Sciences Edition), 2003, 30(1): 35-40
Authors:WANG Lun-yao  WU Xun-wei
Abstract:The dynamic power dissipation of a master-slave D flip-flop (MSDFF) depends on the signal transitions and capacitances of the nodes inside the MSDFF. Based on the circuit configuration of the D flip-flop and parameters of MOS transistors, the capacitances of the nodes inside the D flip-flop are calculated in this paper. With these caluculated capacitances, the dynamic power of a MSDFF can be estimated for a given excitation input sequence. The precision of the estimation is verified by Pspice simulation. The relationship between node capacitances inside the D flip-flop and parameters of MOS transistors offers reference for reducing its dynamic power dissipation.
Keywords:dynamic power  power estimation  master-slave D flip-flop
本文献已被 CNKI 维普 万方数据 等数据库收录!
点击此处可从《浙江大学学报(理学版)》浏览原始摘要信息
点击此处可从《浙江大学学报(理学版)》下载免费的PDF全文
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号