首页 | 本学科首页   官方微博 | 高级检索  
     检索      

基于eFPGA的可重构片上系统研究
引用本文:康礼煜,贾一平,高丽江,杨海钢.基于eFPGA的可重构片上系统研究[J].电子设计工程,2023(22):1-5.
作者姓名:康礼煜  贾一平  高丽江  杨海钢
作者单位:1. 中国科学院空天信息创新研究院;2. 中国科学院大学;3. 北京中科胜芯科技有限公司
基金项目:国家自然科学基金资助项目(61876172);
摘    要:嵌入式现场可编程门阵列(eFPGA)由于具有可反复编程的特性,被广泛应用于场景复杂的片上系统中。文中设计了一款基于eFPGA的可重构系统,针对重构速度以及码流传输的能耗问题,通过优化配置控制电路和采用码流压缩传输的方法,使系统更加灵活的同时降低了能耗。在软硬件协同实验中,eFPGA比E203实现AES的速度提高了3 279倍,比Cortex-A9提高了2 247倍,且该系统重构只需要1 630个周期。在TSMC 28 nm条件下进行综合,结果表明,该系统频率可达到200 MHz以上,并利用PTPX对其进行功耗分析,结果表明,该系统在配置过程中最多可节省82.1%的能耗。

关 键 词:可重构系统  嵌入式现场可编程门阵列  片上系统  压缩
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号