首页 | 本学科首页   官方微博 | 高级检索  
     检索      

CPU中可伸缩低开销的硬件调试器设计
引用本文:梁中书,陈必龙,严晓浪,王界兵.CPU中可伸缩低开销的硬件调试器设计[J].微电子学与计算机,2004,21(8):141-144.
作者姓名:梁中书  陈必龙  严晓浪  王界兵
作者单位:1. 浙江大学电气工程学院,超大规模集成电路研究所,浙江,杭州,310027
2. 中天微系统有限公司,浙江,杭州,310012
摘    要:介绍了一种基于JTAG的片上调试的低开销、可伸缩、支持“非侵入性”调试的硬件实现方法。该实现方法是通过在片上调试模块中引入一组映像寄存器,用于跟踪和设置CPU的状态。使用该方法避免了在CPU的关键路径上插入扫描链而限制了CPU性能提高的缺点。此外,本文还阐述了精确硬件断点的实现方法,调试模块实时监视数据地址总线和指令地址总线,当地址与预设值吻合时使CPU进入调试模式,该实现方法支持在程序全速运行时在断点处进入调试模式。本文所提出的方法已经在CK520嵌入式CPU中得到应用和证明。

关 键 词:JTAG  调试  CPU  断点  映像寄存器
文章编号:1000-7180(2004)08-141-04
修稿时间:2004年1月17日

Low Cost and Extensible On-Chip Debugger Design for Embedded CPU
LIANG Zhong-shu,CHEN Bi-long,YAN Xiao-lang,WANG Jie-bin.Low Cost and Extensible On-Chip Debugger Design for Embedded CPU[J].Microelectronics & Computer,2004,21(8):141-144.
Authors:LIANG Zhong-shu  CHEN Bi-long  YAN Xiao-lang  WANG Jie-bin
Abstract:
Keywords:JTAG  On chip debug  CPU  Breakpoint  Shadow register  
本文献已被 CNKI 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号