首页 | 本学科首页   官方微博 | 高级检索  
     检索      

一种基于时间交织逐次逼近结构的高速低功耗ADC设计
引用本文:李冬,孙金中.一种基于时间交织逐次逼近结构的高速低功耗ADC设计[J].中国集成电路,2022(8):45-48+51.
作者姓名:李冬  孙金中
摘    要:本文介绍了一种采用28nm CMOS工艺实现的12位高速低功耗模数转换器。为了在低功耗的基础上实现高速模数转换,本设计选择时间交织结构为系统架构,单通道ADC采用逐次逼近结构。单通道SAR ADC采样速率90MS/s,4通道时间交织实现360MS/s的采样速率。测试结果表明,该ADC在360MS/s采样速率和33MHz输入信号频率下,测得的信噪失真比(SNDR)和无杂散动态范围(SFDR)分别为62.1dB和71.2dB,功耗为148mW。

关 键 词:模数转换器  时间交织  逐次逼近  低功耗
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号