利用智原科技A320 SoC平台开发2D图像加速器(下) |
| |
引用本文: | 陈宏铭,陈小莹,陈彦溱.利用智原科技A320 SoC平台开发2D图像加速器(下)[J].中国集成电路,2009,18(6):79-82. |
| |
作者姓名: | 陈宏铭 陈小莹 陈彦溱 |
| |
作者单位: | 智原科技(上海)有限公司/技术支持部 |
| |
摘 要: | 2 FPGA测试方式介绍
FPGA测试时使用A320 SoC设计平台跟一块FPGA(Xilinx的XC4VLX160)子板。SoC设计平台集成了完成设计所需的IP。完成功能设计仿真后,用FPGA实现的逻辑模块通过AHB/APB总线连接器与A320设计平台连接,可以很方便地完成功能验证,调试等一系列动作。因为A320芯片上的IP均为硅验证,在验证设计的同时也保证了从设计到芯片的一致性,图9表示A320 SoC设计平台里面的IP资源及结构。
|
关 键 词: | SoC设计 A320 图像加速器 平台开发 FPGA实现 设计平台 科技 2D |
本文献已被 维普 等数据库收录! |
|