基于版图优化的综合灵敏度模型 |
| |
作者姓名: | 王俊平 戚苏阳 刘士钢 |
| |
作者单位: | 西安电子科技大学通信工程学院;西安电子科技大学微电子学院; |
| |
基金项目: | 国家自然科学基金(批准号:61173088,61373172);西安市产业技术创新计划(批准号:CX12485)资助的课题~~ |
| |
摘 要: | 随着集成电路规模的不断扩大和器件特征尺寸的不断缩减,保持和改善集成电路的制造成品率成为优化电路设计和制造工艺研究的热点.为了减少由冗余物缺陷和丢失物缺陷所引起的成品率损失,选择优先优化的线网成为版图优化过程中的一个重要课题.基于关键面积减小的版图优化是提高集成电路成品率的一种有效途径.本文提出了一种新的短路、开路灵敏度模型,该模型以线网为单位,反映了单位线网上该线网与周围线网间的短路关键面积和自身开路关键面积的大小.由于本文的灵敏度模型是关于单一线网的,同时又包含候选线网周围线网的信息,因此,在优化时可以同时减少候选线网与周围线网之间的短路关键面积以及线网本身的开路关键面积,提高了版图优化的效率.实验结果表明,该灵敏度模型可作为版图优化中线网位置选择的依据.
|
关 键 词: | 集成电路 成品率 关键面积 灵敏度 |
本文献已被 CNKI 等数据库收录! |
|