低电压、恒定增益、Rail—to—Rail CMOS运算放大器设计 |
| |
作者姓名: | 李拥平 |
| |
作者单位: | 中国科学院半导体研究所 |
| |
摘 要: | 本文设计了一种低电压、恒定增益、Rail-to-Rail的 CMOS运算放大器,整个电路采用标准的 0.6μm CMOS工艺参数进行设计,并经过HSPICE工具仿真,在3V的单电源工作电压情况下,静态功耗约为 9. 1mw,当电路同时驱动 20PF电容和 500Ω电阻的负载时,电路的直流增益达到 62dB,单位增益带 宽达到 18MHz,相位裕度为 50°。
|
关 键 词: | 模拟集成电路 CMOS 运算放大器 |
本文献已被 CNKI 等数据库收录! |
|