首页 | 本学科首页   官方微博 | 高级检索  
     检索      

MPEG-2编码芯片中运动估计电路的设计
引用本文:肖潇,葛维维,车德亮,沈绪榜.MPEG-2编码芯片中运动估计电路的设计[J].微电子学与计算机,2006,23(2):100-103.
作者姓名:肖潇  葛维维  车德亮  沈绪榜
作者单位:西安微电子技术研究所,陕西,西安,710054
摘    要:运动估计是视频压缩中最重要的环节,文章讨论了运动估计的基本原理并分析了其特点,采用了三步分层搜索算法.设计了一种基于MPEG-2的主档次标准的9PE全并行结构的高速运动估计电路,并通过FPGA验证,系统时钟频率达到35MHz,性能达到了实时编码的要求。

关 键 词:运动估计  MPEG-2编码  视频压缩  并行
文章编号:1000-7180(2006)02-100-04
收稿时间:2005-06-17
修稿时间:2005-06-17

A Design of Motion Estimation Circuit in MPEG-2 Encoder
XIAO Xiao,GE Wei-wei,CHE De-liang,SHEN Xu-bang.A Design of Motion Estimation Circuit in MPEG-2 Encoder[J].Microelectronics & Computer,2006,23(2):100-103.
Authors:XIAO Xiao  GE Wei-wei  CHE De-liang  SHEN Xu-bang
Abstract:Motion Estimation is the most important step in video compression, this paper analyzes the fundamental theory of motion estimation, uses the 3-step hierachical search block-matching algorithm, a fast motion estimation algorithm for video coding, developed a 9 PEs fully parallel high speed motion estimation circuit which based on the main level standard of MPEG-2. We use Synplify Pro 7.3.1 to synthesis it and target it to ALTERA APEX20KE EP20K150OE, the clock frequency is 35MHz and reaches the demand of real-time decoding.
Keywords:Motion estimation  MPEG-2 encode  Video compression  Parallel
本文献已被 CNKI 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号