首页 | 本学科首页   官方微博 | 高级检索  
     

基于树形Mux的逻辑电路优化
作者姓名:于宗源  廖春柳  胡张  王伦耀
作者单位:宁波大学信息科学与工程学院
基金项目:国家自然科学基金(61871242);;浙江省自然科学基金(LY19F040004);
摘    要:为实现用case语句描述的逻辑电路的面积和延迟优化,提出了一种基于树形Mux的逻辑电路优化方法.该方法先将case语句转换为树形Mux,通过合并case语句实现Mux树中Mux门的个数和层级减少,并通过化简地址逻辑实现地址再编码电路的精简,进而实现映射后电路面积与延迟的优化.提出的算法使用C++语言实现,电路面积和延迟优化结果由常用学术开源EDA工具abc,结合国内EDA公司提供的映射库得到.实验结果表明,相比于abc工具,使用该方法得到的面积和延迟优化分别提升了26%和21%.

关 键 词:Mux树  case语句综合  逻辑优化  Verilog HDL
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号