首页 | 本学科首页   官方微博 | 高级检索  
     

基于无线传感网络的AES协处理器设计
引用本文:易立华,邹雪城,刘政林,但永平. 基于无线传感网络的AES协处理器设计[J]. 微电子学与计算机, 2009, 26(6)
作者姓名:易立华  邹雪城  刘政林  但永平
作者单位:华中科技大学,电子科学与技术系,湖北,武汉,430074
基金项目:国家高技术研究发展计划(863计划),湖北省自然科学基金 
摘    要:无线传感器网络中大部分节点采用电池供电,面积、功耗成为重要的参数.在兼顾速度,功耗情况下设计了一种低成本的AES协处理器.加解密过程中采用复用和共享技术,获得了一个低成本的AES结构,在整个结构中只利用了4个S盒,并采用DSE结构实现S盒,降低了电路功耗.基于Virtex Ⅱ Pro FPGA芯片(90nm工艺技术)实现该结构,消耗面积仅约34k门;在130MHz工作频率下,128位加密的数据吞吐率达到0.67Gb/s.与同类设计相比,该处理器在可接受的吞吐率、功耗下取得了低成本优势,可应用在无线传感网络(WSN)节点芯片中.

关 键 词:低成本  密钥扩展

AES Coprocessor Implementation Based on Wireless Sensor Network
YI Li-hua,ZOU Xue-cheng,LIU Zheng-lin,DAN Yong-ping. AES Coprocessor Implementation Based on Wireless Sensor Network[J]. Microelectronics & Computer, 2009, 26(6)
Authors:YI Li-hua  ZOU Xue-cheng  LIU Zheng-lin  DAN Yong-ping
Abstract:
Keywords:AES  DSE
本文献已被 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号