首页 | 本学科首页   官方微博 | 高级检索  
     检索      

集成电路可测性设计IO复用方法
引用本文:张玥,万培元,林平分.集成电路可测性设计IO复用方法[J].半导体技术,2011,36(9):705-709.
作者姓名:张玥  万培元  林平分
作者单位:北京工业大学嵌入式系统实验室,北京,100124;北京工业大学嵌入式系统实验室,北京,100124;北京工业大学嵌入式系统实验室,北京,100124
基金项目:北京工业大学博士科研启动基金项目(X0000190110)
摘    要:超大规模集成电路特征尺寸逐步缩小的发展过程中,芯片面积是制约芯片成本的最重要因素之一,也是直接影响半导体产品市场竞争力的最重要因素之一。本文介绍了将所有可测性设计(DFT)的输入输出端口(IO)与各种类型的正常功能工作模式的IO复用的方法,从而达到减少IO并最终减小芯片面积的目的。介绍了输入信号和输出信号分别在单向端口IO和双向端口IO中复用的方法。然后,以一款经过0.18μm逻辑工艺流片验证的flash存储器控制芯片为例,对比了采用IO复用方法前后芯片的利用率和面积,证明了方案的可行性和有效性。

关 键 词:面积  输入输出端口  复用  可测性设计  测试模式选择

Methods of DFT IO Multiplexing
Zhang Yue,Wan Peiyuan,Lin Pingfen.Methods of DFT IO Multiplexing[J].Semiconductor Technology,2011,36(9):705-709.
Authors:Zhang Yue  Wan Peiyuan  Lin Pingfen
Institution:Zhang Yue,Wan Peiyuan,Lin Pingfen(Beijing Embedded System Key Lab,Beijing University of Technology,Beijing 100124 China)
Abstract:With the development of very large scale integration,whose feature si ze is shrinking gradually,chip area has become one of the most important factor s to affect the cost of one die,and finally affect the competitiveness of one s emiconductor product.The structures of multiplexing with all design for test(D FT) input/output ports(IO) and all types of normal working function IO were desc ribed to decrease the quantity of IO and ultimately achieve the goal of reducing area of the chip.The IO multiplexing meth...
Keywords:area  input/output parts(IO)  multiplexing  design for test(DFT)  test-mode select  
本文献已被 CNKI 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号