首页 | 本学科首页   官方微博 | 高级检索  
     检索      

FIR数字滤波器的FPGA实现研究
引用本文:刘庆良,卢荣军,李建清.FIR数字滤波器的FPGA实现研究[J].电子设计工程,2010,18(3).
作者姓名:刘庆良  卢荣军  李建清
作者单位:东南大学,仪器科学与工程学院,江苏,南京,210096;东南大学,AMS研究中心,江苏,南京,210096
摘    要:为了研究不同结构的FIR数字滤波器FPGA实现对数字多普勒接收机中FPGA器件资源消耗及其实现的滤波器的速度性能,在Xilinx ISE10.1开发平台中,采用Verilog HDL语言分别实现了FIR数字滤波器的改进的串行结构、并行结构以及DA结构,并在ModelSim仿真验证平台中仿真了实现设计.结果表明,改进串行结构的实现消耗资源少但滤波速度慢,并行结构的实现滤波速度快但消耗资源多,而DA算法的实现速度仅取决于输入数据的宽度,所以滤波速度通常较快且消耗的资源较少.

关 键 词:FIR数字滤波器  改进的串行结构  并行结构  DA结构  FPGA

Research of FIR digital filter implementation with FPGA
LIU Qing-liang,LU Rong-jun,LI Jian-qing.Research of FIR digital filter implementation with FPGA[J].Electronic Design Engineering,2010,18(3).
Authors:LIU Qing-liang  LU Rong-jun  LI Jian-qing
Abstract:
Keywords:
本文献已被 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号