一种用于数模混合电路的可测试性设计IP核 |
| |
引用本文: | 冯泽民,王晶晶,陈迟晓,许俊,任俊彦.一种用于数模混合电路的可测试性设计IP核[J].固体电子学研究与进展,2014(6). |
| |
作者姓名: | 冯泽民 王晶晶 陈迟晓 许俊 任俊彦 |
| |
作者单位: | 复旦大学专用集成电路与系统国家重点实验室; |
| |
基金项目: | 国家科技重大专项(2012ZX03001020) |
| |
摘 要: | 介绍了一种用于数模混合电路的可测试性设计IP核。该IP核可作为辅助测试的模块嵌入到数模混合电路中,利用串口通信技术,由单片机(MCU)或FPGA向IP内部串行输入控制信号,完成对待测数模混合电路的数字校正和模拟校正或者输出待测电路中的部分静态电压节点,由此提高测试的成功率。电路采用TSMC 65nm工艺设计并流片,功耗为600μW,核心面积为110μm×80μm,适合数模混合电路的片上集成。
|
关 键 词: | 可测试性设计 数模混合电路 串口通信 |
A Design-for-test IP Core for Mixed-signal Circuit |
| |
Abstract: | |
| |
Keywords: | |
本文献已被 CNKI 等数据库收录! |
|