一种低噪声全差分电荷泵型锁相环的实现 |
| |
作者姓名: | 师勇阁 胡勇华 高秋辰 |
| |
作者单位: | 1. 郑州大学国家超级计算郑州中心;2. 湖南科技大学计算机科学与工程学院 |
| |
基金项目: | 湖南省教育厅科学研究项目(20B242); |
| |
摘 要: | 采用HHGrace 180 nm CMOS工艺实现了一款低噪声全差分电荷泵型锁相环,可为物理层芯片提供精确且稳定的时钟信号。鉴频鉴相器和分频器采用电流模逻辑电路构成基本单元,提高了锁相环的工作速度;设计了一种改进型差分电荷泵,引入共模反馈使电荷泵输出电压的静态工作点更加稳定,提高了锁相环的相位噪声性能。测试结果表明,该锁相环功耗小于24 mW,芯片面积为510μm×620μm,锁定时间小于2.5μs,相位噪声为-108 dBc/Hz@100 kHz、-113 dBc/Hz@1 MHz。
|
关 键 词: | 全差分电荷泵 电流模逻辑 锁相环 压控振荡器 低噪声 |
|
|