首页 | 本学科首页   官方微博 | 高级检索  
     检索      

用于高精度∑-△数模转换的多级插值滤波器的设计技术
引用本文:陈润,刘力源,李冬梅.用于高精度∑-△数模转换的多级插值滤波器的设计技术[J].半导体学报,2007,28(11).
作者姓名:陈润  刘力源  李冬梅
基金项目:国家高技术研究发展计划(863计划)
摘    要:提出了一种用于20bit ∑-△数模转换器中的内插滤波器的有效实现方法,内插滤波器的过采样率为128.该方法使用多级结构以降低滤波器系数的复杂度和有限字长效应.同时提出了基于系数混合基分解的多相半带滤波器的无乘法器实现方法,它降低了控制逻辑的复杂程度,并大大节省了芯片面积.芯片采用0.13μm CMOS工艺实现,整个插值滤波器面积小于0.63mm2.整个电路系统仅用简单的硬件单元实现,且结构规整,这有利于大规模集成电路制造,并可应用于高精度数据转换电路中.

关 键 词:插值滤波器  混合基  多级  ∑-△数模转换器  interpolation  filter  mixed-radix  multistage  ∑-△  DAC  精度  数模转换  插值滤波器  设计技术  Technique  Filter  Design  Interpolation  realization  properties  regularity  simple  hardware  devices  VLSI  data  converters  CMOS  process  standard  approach  control  system

A Novel Multi-Stage Interpolation Filter Design Technique for High-Resolution ∑-△ DAC
Chen Run,Liu Liyuan,Li Dongmei.A Novel Multi-Stage Interpolation Filter Design Technique for High-Resolution ∑-△ DAC[J].Chinese Journal of Semiconductors,2007,28(11).
Authors:Chen Run  Liu Liyuan  Li Dongmei
Abstract:
Keywords:
本文献已被 万方数据 等数据库收录!
点击此处可从《半导体学报》浏览原始摘要信息
点击此处可从《半导体学报》下载免费的PDF全文
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号