首页 | 本学科首页   官方微博 | 高级检索  
     

12位20MS/s流水线ADC的研制
引用本文:戴澜,刘文楷,姜岩峰. 12位20MS/s流水线ADC的研制[J]. 半导体技术, 2010, 35(9): 944-946. DOI: 10.3969/j.issn.1003-353x.2010.09.021
作者姓名:戴澜  刘文楷  姜岩峰
作者单位:北方工业大学信息工程学院微电子系,北京,100144;中国科学院,微电子研究所,北京,100029;北方工业大学信息工程学院微电子系,北京,100144
摘    要:流水线结构是高速高精度ADC的首选.通过对流水线ADC的结构、MDAC电路进行了研究;提出新型采样保持开关;设计了12位20 MS/s采样率流水线ADC,并基于SMIC0.35μm混合CMOS工艺进行流片实现,测试结果表明,在测试仪器只有10位精度的情况下SFDR=65 dB,SNDR=56 dB,SNR=56.9 dB,ENOB=9.1 bit,最后对测试结果进行分析.

关 键 词:采样保持  倍乘数模转换器  流水线ADC  有效位数

Design and Implementation of a 12 Bit 20 MS/s Pipeline ADC
Dai Lan,Liu Wenkai,Jiang Yanfeng. Design and Implementation of a 12 Bit 20 MS/s Pipeline ADC[J]. Semiconductor Technology, 2010, 35(9): 944-946. DOI: 10.3969/j.issn.1003-353x.2010.09.021
Authors:Dai Lan  Liu Wenkai  Jiang Yanfeng
Affiliation:Dai Lan1,2,Liu Wenkai1,Jiang Yanfeng1(1.Department of Microelectronics College of Information Engineering,North China University of Technology,BeiJing 100144,China,2.Microelectronics Institute,Chinese Academy of Science,BeiJing 100029,China)
Abstract:
Keywords:sample and hold  multiplying DAC(MDAC)  pipelined ADC  effective number of bits(ENOB)  
本文献已被 CNKI 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号