首页 | 本学科首页   官方微博 | 高级检索  
     

基于FPGA/SOPC—Nios Ⅱ的频率计数器设计
作者姓名:利剑清  宋跃  林明仁  张志坚
作者单位:东莞理工学院,电子工程系,广东东莞,523808
基金项目:广东省东莞市科技基金,广东省东莞市科技发展基金
摘    要:本设计以Altera FPGA系列Cyclone EP1C6Q240器件为载体,通过SOPC技术构建嵌入式软核Nios Ⅱ处理器平台,运用VHDL语言设计计数模块,利用等精度测量技术完成对1Hz~100MHz周期信号的精度为8×10^-6的周期和频率的测量,同时采用闸门测量技术完成脉宽、占空比的测量,重点介绍了等精度计数模块与SOPC技术的设计与实现的方法.

关 键 词:FPGA/SOPC  软核处理器Nios    等精度测量  频率计数器
本文献已被 CNKI 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号