首页 | 本学科首页   官方微博 | 高级检索  
     检索      

一种32位浮点数字信号处理器(DSPs)的外设模型设计
引用本文:李昀,韩月秋.一种32位浮点数字信号处理器(DSPs)的外设模型设计[J].北京理工大学学报,2004,24(5):431-434.
作者姓名:李昀  韩月秋
作者单位:北京理工大学,信息科学技术学院电子工程系,北京,100081;北京理工大学,信息科学技术学院电子工程系,北京,100081
摘    要:提出一个使用VHDL语言建立的32位浮点DSPs的外设模型,并分析外设的结构,各部分的工作原理以及相互之间的通信.外设模型中包括了DMA、程序存储器控制器(PMC)、数据存储器控制器(DMC)、外部存储器接口(EMIF)、外设总线控制器(PBC)和定时器,中断选择以及启动逻辑等.模型具有单周期数据存取,多条指令并行读取,程序存储器的高速cache策略,DMA四通道独立控制与操作,DMA以及CPU的两个数据通道可以同时访问数据存储空间等特点.

关 键 词:浮点DSP处理器  外设模型设计  VHDL
文章编号:1001-0645(2004)05-0431-04
收稿时间:1/4/2004 12:00:00 AM
修稿时间:2004年1月4日

A 32 bit Floating-Point DSPs Peripherals Module Design
LI Yun and HAN Yue-qiu.A 32 bit Floating-Point DSPs Peripherals Module Design[J].Journal of Beijing Institute of Technology(Natural Science Edition),2004,24(5):431-434.
Authors:LI Yun and HAN Yue-qiu
Institution:Department of Electronic Engineering, School of Information Science and Technology, Beijing Institute of Technology, Beijing100081, China;Department of Electronic Engineering, School of Information Science and Technology, Beijing Institute of Technology, Beijing100081, China
Abstract:A 32 bit floating-point digital signal processor peripherals module constructed by VHDL is proposed. Its internal structure and each block's operation process is discussed in detail. The module includes the following peripheral blocks viz.: DMA, data memory controller, program memory controller, external memory interface, peripherals bus controller, timer, interrupt selector and boot logic. It has many characteristics such as single-clock-access; multi-instructions parallel loading; high-speed cache strategy; four independent channels in DMA, etc.
Keywords:floating-point DSPs  peripherals module design  VHDL  
本文献已被 CNKI 维普 万方数据 等数据库收录!
点击此处可从《北京理工大学学报》浏览原始摘要信息
点击此处可从《北京理工大学学报》下载免费的PDF全文
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号