首页 | 本学科首页   官方微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   267篇
  免费   39篇
  国内免费   37篇
力学   1篇
综合类   1篇
数学   1篇
物理学   17篇
无线电   323篇
  2024年   3篇
  2023年   4篇
  2022年   11篇
  2021年   8篇
  2020年   11篇
  2019年   4篇
  2018年   4篇
  2017年   7篇
  2016年   14篇
  2015年   20篇
  2014年   22篇
  2013年   19篇
  2012年   28篇
  2011年   20篇
  2010年   20篇
  2009年   21篇
  2008年   21篇
  2007年   21篇
  2006年   18篇
  2005年   17篇
  2004年   16篇
  2003年   11篇
  2002年   10篇
  2001年   8篇
  2000年   2篇
  1998年   1篇
  1997年   1篇
  1991年   1篇
排序方式: 共有343条查询结果,搜索用时 203 毫秒
1.
近年来,大电流的监测成了人们十分关心的问题,这是由于大电流有强磁、高压、电流大等一系列的直接监测所不能克服的问题。这就需要把高压大电流的强电信号,经过提取后变成能在实验室中直接观测的弱电信号。为此,如何从高压大电流的信号中提取出随实时信号变化而实时变化的小信号就变成了一个关键问题。详细介绍了监测信号提取的光收发电路原理和后续信号处理电路,分析了各部分的作用,给出了必要的分析结果。  相似文献   
2.
相控阵微系统的主要特征是电路与天线的高度融合集成,将三维微纳集成技术和微电子技术紧密地结合在一起,切合相控阵高频化、小型化和低成本的发展需求。本文设计了一款W波段的封装天线相控阵微系统,该相控阵采用硅基三维集成的方式将T/R多功能芯片、天线阵列集成在一个微系统模块中,并详细介绍了基于硅工艺的多功能收发芯片设计和相控阵封装天线设计。给出了相控阵微系统的测试结果。该微系统具有高集成度、高性能、低成本的特点,可以为高速无线通信、高精度探测和成像等应用提供一个较优的技术路径。  相似文献   
3.
With more than 40 years Moore scaling, the speed of CMOS transistors is around 100 GHz. Such fact makes it possible to realize mm-wave circuits in CMOS. However, with the target of achieving broadband and power-efficient operation, 60 GHz CMOS RF transceiver faces severe challenges. After reviewing the technology issues, regarding the 60 GHz applications, this paper discusses design challenges both from the system and the building block levels, and also presents some simulated or measured circuits results.  相似文献   
4.
针对数字相控阵雷达通道数众多,而零中频架构具有小体积、低成本的优势,介绍了一种宽带零中频收发前端的设计。该方案采用了ADI公司的宽带正交调制器ADL5375作为发射上变频器,宽带正交解调器ADL5380作为接收下变频器,以AD9862的发射路径和接收路径分别作为DAC和ADC。经过硬件软件的测试,幅相不平衡约在0.22 dB/10.2°,镜像抑制比达8.343 dB。各功能模块性能良好,可以作为适合FPGA通用的宽带零中频收发前端平台。  相似文献   
5.
针对机载设备体积小、重量轻、功耗小等要求,采用射频电路小型一体化技术、高效率功率放大器技术、集成化快速AGC技术等,设计了一种L波段收发分时工作体制的收发信机。该收发信机外形尺寸为65 mm×65 mm×20 mm,重量仅130 g,功耗<6 W。其发射通道输出功率≥6 W,三阶互调≤-18 dBc;接收通道增益达到85 dB,噪声系数≤3.0 dB,动态范围≥65 dB。通过飞行试验验证,收发信机性能稳定,具有较强的实用性。  相似文献   
6.
在高速数据收发系统设计中,首先需要解决的问题是实时数据的高速缓存,然而FPGA内部有限的存储资源无法满足海量数据缓存的要求。为了解决系统中海量数据的缓存问题,系统创新提出了一种基于DDR2 SDRAM的乒乓双缓冲设计方案。方案设计了两路基于DDR2 SDRAM的大容量异步FIFO,通过FPGA内部选择逻辑实现两条通路间的乒乓操作,从而实现数据的高速缓存。实验结果表明,基于DDR2 SDRAM的数据收发系统实现了每路512 Mbit的缓存空间和200 MHz的总线速率,解决了海量数据的高速缓存问题。  相似文献   
7.
针对近年来LTE 毫微微蜂窝基站商用加快和规模扩大,减小LTE 毫微微蜂窝基站的尺寸和降低其成 本就变得越来越重要。在保证基站性能的基础上,如何设计无线电收发器以减少尺寸和成本成为很大的挑战。设 计了一种应用于LTE 毫微微蜂窝基站中的低成本MIMO 射频收发器。分析了发射机和接收机的各项需求指标,提 出了块级的射频参数。据此,射频收发器被系统地分为几个子模块,分别设计了这些不同的子模块,同时区分各个 子模块的特点。所得到的测定结果表明,充分集成的射频收发器的设计不仅具有小尺寸,也符合LTE 毫微微基站的 各项指标。  相似文献   
8.
漆燕  王桂琼 《电光与控制》2007,14(3):158-161
对千兆SFP光纤收发器中控制电路参数设计及利用Cadence软件进行仿真展开了一定的探讨,提出千兆SFP光纤收发器中控制电路设计方案,分析了光发射模块和接收模块的性能,主要研究了在Cadence互连设计软件平台中,利用高速电路设计和信号完整性的理论,采用仿真分析的方法,对千兆SFP光收发模块进行板级分析设计,并对接收部分MAX3748芯片的SPICE模型的I/O口、MAX3744与MAX3748接口、SFP光收发模块布线进行了仿真分析,从而使电路性能达到最优化.  相似文献   
9.
从电源管理上提出了一种新型节省功耗的方法,根据近距离的passive tag和远距离的有源唤醒收发工作原理,设计了超微功耗无源唤醒的远距离收发系统.  相似文献   
10.
针对未来智能驾驶和无人驾驶对毫米波传感器多模式、多场景感知需求,设计并实现了一种77GHz多模毫米波雷达收发机芯片。芯片采用65nm CMOS工艺,集成了3路雷达发射机和4路接收机、调频连续波(FMCW)波形发生器、模数转换器以及高速数据接口等电路。利用交叉耦合中和电容技术提升了CMOS工艺上毫米波低噪声放大器、毫米波片上功放等电路性能,采用两点调制锁相环技术提升了FMCW信号带宽和调制速率。收发机的发射功率、波形样式、接收增益和带宽等参数具有较好的可配置性,满足未来多模式、小型化和低成本汽车雷达传感器需求。芯片测试结果显示,在76~81GHz频率范围内,接收机实现50dB的增益控制,最小噪声系数11dB,FMCW信号调频带宽达4.2GHz,调制速率达233MHz/μs,线性度优于0.1%,-45~+125℃全温范围内发射机典型输出功率大于13dBm。  相似文献   
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号