全文获取类型
收费全文 | 5129篇 |
免费 | 1092篇 |
国内免费 | 734篇 |
专业分类
化学 | 298篇 |
晶体学 | 16篇 |
力学 | 106篇 |
综合类 | 38篇 |
数学 | 590篇 |
物理学 | 1338篇 |
无线电 | 4569篇 |
出版年
2024年 | 14篇 |
2023年 | 79篇 |
2022年 | 101篇 |
2021年 | 126篇 |
2020年 | 152篇 |
2019年 | 126篇 |
2018年 | 155篇 |
2017年 | 213篇 |
2016年 | 275篇 |
2015年 | 296篇 |
2014年 | 443篇 |
2013年 | 470篇 |
2012年 | 436篇 |
2011年 | 502篇 |
2010年 | 396篇 |
2009年 | 316篇 |
2008年 | 370篇 |
2007年 | 409篇 |
2006年 | 410篇 |
2005年 | 304篇 |
2004年 | 212篇 |
2003年 | 215篇 |
2002年 | 177篇 |
2001年 | 137篇 |
2000年 | 131篇 |
1999年 | 94篇 |
1998年 | 74篇 |
1997年 | 56篇 |
1996年 | 59篇 |
1995年 | 37篇 |
1994年 | 30篇 |
1993年 | 31篇 |
1992年 | 17篇 |
1991年 | 19篇 |
1990年 | 6篇 |
1989年 | 11篇 |
1988年 | 10篇 |
1987年 | 9篇 |
1986年 | 4篇 |
1985年 | 3篇 |
1984年 | 4篇 |
1983年 | 2篇 |
1982年 | 4篇 |
1981年 | 6篇 |
1980年 | 3篇 |
1979年 | 3篇 |
1978年 | 2篇 |
1977年 | 5篇 |
1975年 | 1篇 |
排序方式: 共有6955条查询结果,搜索用时 31 毫秒
1.
为了减小传统的最差情况设计方法引入的电压裕量,提出了一种变化可知的自适应电压缩减(AVS)技术,通过调整电源电压来降低电路功耗.自适应电压缩减技术基于检测关键路径的延时变化,基于此设计了一款预错误原位延时检测电路,可以检测关键路径延时并输出预错误信号,进而控制单元可根据反馈回的预错误信号的个数调整系统电压.本芯片采用SMIC180 nm工艺设计验证,仿真分析表明,采用自适应电压缩减技术后,4个目标验证电路分别节省功耗12.4%,11.3%,10.4%和11.6%. 相似文献
2.
For the first time, we present the unique features exhibited by power 4H–SiC UMOSFET in which N and P type columns (NPC) in the drift region are incorporated to improve the breakdown voltage, the specific on-resistance, and the total lateral cell pitch. The P-type column creates a potential barrier in the drift region of the proposed structure for increasing the breakdown voltage and the N-type column reduces the specific on-resistance. Also, the JFET effects reduce and so the total lateral cell pitch will decrease. In the NPC-UMOSFET, the electric field crowding reduces due to the created potential barrier by the NPC regions and causes more uniform electric field distribution in the structure. Using two dimensional simulations, the breakdown voltage and the specific on-resistance of the proposed structure are investigated for the columns parameters in comparison with a conventional UMOSFET (C-UMOSFET) and an accumulation layer UMOSFET (AL-UMOSFET) structures. For the NPC-UMOSFET with 10 µm drift region length the maximum breakdown voltage of 1274 V is obtained, while at the same drift region length, the maximum breakdown voltages of the C-UMOSFET and the AL-UMOSFET structures are 534 and 703 V, respectively. Moreover, the proposed structure exhibits a superior specific on-resistance (Ron,sp) of 2 mΩ cm2, which shows that the on-resistance of the optimized NPC-UMOSFET are decreased by 56% and 58% in comparison with the C-UMOSFET and the AL-UMOSFET, respectively. 相似文献
3.
《Microelectronics Journal》2015,46(11):1012-1019
This paper presents a voltage reference generator architecture and two different realizations of it that have been fabricated within a standard 0.18 μm CMOS technology. The architecture takes the advantage of utilizing a sampled-data amplifier (SDA) to optimize the power consumption. The circuits achieve output voltages on the order of 190 mV with temperature coefficients of 43 ppm/°C and 52.5 ppm/°C over the temperature range of 0 to 120°C without any trimming with a 0.8 V single supply. The power consumptions of the circuits are less then 500 nW while occupying an area of 0.2 mm2 and 0.08 mm2, respectively. 相似文献
4.
ABSTRACTThe RF output power dissipated per unit area is calculated using Runge-Kutta method for the high-moderate-moderate-high (n+-n-p-p+) doping profile of double drift region (DDR)-based impact avalanche transit time (IMPATT) diode by taking different substrate at Ka band. Those substrates are silicon, gallium arsenide, germanium, wurtzite gallium nitride, indium phosphide and 4H-silicon carbide. A comparative study regarding power dissipation ability by the IMPATT using different material is being presented thereby modelling the DDR IMPATT diode in a one-dimensional structure. The IMPATT based on 4H-SiC element has highest power density in the order of 1010 Wm?2 and the Si-based counterpart has lowest power density of order 106 Wm?2 throughout the Ka band. So, 4H-SiC-based IMPATT should be preferable over others for the power density preference based application. This result will be helpful to estimate the power density of the IMPATT for any doping profile and to select the proper element for the optimum design of the IMPATT as far as power density is concerned in the Ka band. Also, we have focused on variation of power density with different junction temperatures and modelled the heat sink with analysis of thermal resistances. 相似文献
5.
6.
中、高压变频器产量越来越多,但试验手段大多比较落后,一般采用带电机空转的方法。本文介绍了一个高压变频器试验平台,通过该平台可以对电压等级在3kV~10kV、功率在5000kW以下的变频器进行实载试验。 相似文献
7.
通过分析数字集成芯片多输出中电源电压瞬间下降的原因,对常规驱动电路结构进行改进。改进后单输出电路的峰值电流降为原来的2/3,再通过优化版图的电源布线,能有效防止电源电压下降,使芯片正常稳定地工作。 相似文献
8.
超级电容在手机电源中的应用 总被引:1,自引:0,他引:1
超级电容又称法拉电容,是指其容量为法拉级的电容。文章介绍了应用超级电容作为手机电池的总体思路并重点介绍了其充电电路、升压电路和控制电路的设计。该电池具有充电快、寿命长、免维护并且环保等特点。 相似文献
9.
10.