排序方式: 共有10条查询结果,搜索用时 343 毫秒
1
1.
采用HD-SDI的高清视频采集卡的设计与实现 总被引:3,自引:1,他引:2
设计了一种采用HD-SDI的高清视频采集卡,主要介绍了其电路结构,并通过上位机软件实现了数据的采集和预览,经过对该卡的实验和调试,达到了预期的效果,在此基础上可进一步研发基于FPGA的视频图像处理器. 相似文献
2.
基于FPGA的Camera Link转HD-SDI接口转换系统 总被引:1,自引:1,他引:0
由于Camera Link相机具有接口复杂、传输距离近等局限性,设计并实现了一种基于FPGA的Camera Link转HD-SDI接口转换系统。该系统采用Altera公司的EP2S60F1020高性能FPGA完成图像数据的采集并按SMPTE274M标准编码;为解决Camera Link相机输出数据同HD-SDI输出图像行、场时间不同的问题,采用3片SDRAM作为帧缓存模块,延迟1帧输出;编码完成的数据输出到并串转换芯片LMH0030,从而得到HD-SDI格式的视频输出。由于Camera Link相机输出数据同HD-SDI输出图像的帧频并不绝对相同,每隔708帧必须丢去一帧数据,从而导致输出时固定丢帧,但FPGA对图像的处理并不会丢帧。实验结果表明,本系统能够将Camera Link相机输出的图像数据转换成HD-SDI输出,并用采集卡采集到图像数据。 相似文献
3.
研究了一种采用FPGA将高清数字电视信号转换为标清数字电视信号的方法,利用重采样等技术降低了图像中每行的有效像素和垂直行,完成了HD-SDI到SD-SDI的下变换。设计实现简单,目前已运用于实际工程当中。 相似文献
4.
为实现远距离、高可靠性传输,并减小复杂度,对Camera Link Full接口数据的HD-SDI传输显示进行了深入研究。采用FPGA作为核心处理器,考虑相机输出具有多种帧频,采取帧频检测及充分降频策略,并通过3个SRAM进行缓存以实现帧频转换,以满足HD-SDI帧频25Hz的要求。考虑到SRAM数据宽度,采取FIFO行缓存策略将Camera Link Full80输出的10tap、80bits图像数据转换成单通道的8bits图像数据。最后,完成系统设计并进行实验验证。实验结果表明:系统实现了图像数据从50Hz、100Hz、500 Hz等多种帧频的Camera Link Full80到25帧HD-SDI接口1080i的格式转换及实时显示,且图像层次丰富,无失真。 相似文献
5.
6.
本文介绍了新颁布实施的行业标准GY/T224-2007《数字视频、数字音频电缆技术要求和测量方法》的制定情况和相关技术问题,结合在技术应用中存在的误区进行了阐述,也介绍了数字视频电缆与其技术的发展动向。 相似文献
7.
介绍了一种基于FPGA和高速串行复/分接芯片实现多路高清视频信号无损传输的设计方案.详细描述了4路高清视频信号通过一根光纤实现远距离、无损传输的设计原理——发送端、接收端和硬件设计,以及FPGA模块的调试方法. 相似文献
8.
文章设计基于GS1560的HD-SDI码流解串器电路,对解串器的原理及PCB设计作了详细描述。 相似文献
9.
本文首先对目前高清节目市场状况做了简要的分析,然后介绍了高清节目采集中信号处理涉及到的关键技术,最后对系统的组成和各设备功能进行了阐述和分析。 相似文献
10.
详细介绍了基于SMPTE299标准规定的HD-SDI数据流格式及数字音频嵌入原理。编程实现了HDTV嵌入音频信号的解嵌,分析音频数据包和音频控制包的嵌入格式,并计算出音频幅值、采样频率、音频样值数和嵌入通道数。实验证明,采用该软件完全可以实现嵌入音频的分析。不同于基于硬件的解嵌系统,使用该软件价格低廉,具有广泛的实用价值。 相似文献
1