排序方式: 共有45条查询结果,搜索用时 8 毫秒
1.
2.
准弹道输运特征的环栅纳米线MOSFET由于具备很强的栅控能力和抑制短沟道效应的能力,被认为是未来22nm技术节点以下半导体发展路线最有希望的候选者之一。采用传统CMOS工艺在SOI和体硅衬底上制备环栅纳米线MOSFET,解决了许多关键的技术难点,获得了许多突破性进展。文章综述了目前各种新颖的自顶向下制备方法和各种工艺的优缺点,以及优化的方向。 相似文献
3.
基于VHDL的数字系统设计和优化 总被引:1,自引:0,他引:1
基于VHDL的数字系统设计具有设计技术齐全、方法灵活、支持广泛等优点。同时也是EDA技术的重要组成部分。通过设计实例,比较详尽地介绍了利用VHDL语言进行数字电路系统设计的流程结构和技术特征,并对设计的优化进行深入的研究和讨论。 相似文献
4.
基于CPLD的现代数字系统设计 总被引:2,自引:0,他引:2
文章介绍了应用CPLD实现数字系统设计的方法 ,并以交通控制器数字系统设计为例 ,说明了基于可编程器件的数字系统设计的特点。 相似文献
5.
基于CPCI总线的雷达数据采集与控制系统显控软件设计 总被引:1,自引:0,他引:1
CPCI总线作为PCI总线的加固版本,目前已成为计算机上流行的高速外设接口总线。在工业自动化领域,进行数据采集和控制基本上也都是通过这一成熟技术来实现的。本文简要介绍该测量雷达和数据采集与控制系统的基本结构,以及CPCI总线标准,重点分析显控软件的功能需求,采用自顶向下的设计,并在VC环境下基于MFC架构利用多线程和双缓存技术以及多种ActiveX控件进行显控软件设计。实现了对测量雷达的控制以及对雷达回波的原始数据的实时存取和绘制。 相似文献
6.
介绍了一种可程控编码波形发生器的设计,利用可预置计数器和并入串出移位寄存器阵列,通过微机控制,可形成多位的任意组合的编码脉冲波形,实现码元宽度、重复周期、编码脉冲个数(512位以内)任意可变.阐述了Lattice公司的设计工具以及设计流程,并用ispMACH4000器件实现该波形发生器.在ISP器件的开发过程中,采用自顶向下的设计方法,用VHDL语言作为设计输入并利用电子设计自动化(EDA)工具Synplify Pro和ModelSim SE分别进行综合与仿真.在此基础上,讨论了系统资源的占用情况和相应的系统优化.该编码波形发生器的最大码元位数也可根据实际情况简单地通过修改程序进行相应的改动. 相似文献
7.
实时时钟RTC(Real Time Clock)基本功能是提供时、分、秒等时间信息,并可提供闹铃功能,因此广泛应用于需要实时时钟的场合如数码相机、PDA、计算机、手机等.论文采用自项向下的正向高层次设计方法对RTC电路设计与实现进行了研究,对RTC电路的功能,原理及应用进行了介绍,并给出了比较详细的设计方案.该设计符合IIC总线接口规范. 相似文献
8.
10.
本文基于对Cadance Virtuoso平台的研究,结合单片射频收发芯片的设计实践,讨论了利用Virtuoso完成的自顶向下、从系统到模块、从前端到后端的整个设计流程,最终实现了一个完整的射频芯片。 相似文献