全文获取类型
收费全文 | 9765篇 |
免费 | 2519篇 |
国内免费 | 492篇 |
专业分类
化学 | 59篇 |
晶体学 | 41篇 |
力学 | 279篇 |
综合类 | 93篇 |
数学 | 471篇 |
物理学 | 4132篇 |
无线电 | 7701篇 |
出版年
2024年 | 87篇 |
2023年 | 265篇 |
2022年 | 346篇 |
2021年 | 354篇 |
2020年 | 293篇 |
2019年 | 331篇 |
2018年 | 209篇 |
2017年 | 322篇 |
2016年 | 342篇 |
2015年 | 442篇 |
2014年 | 757篇 |
2013年 | 492篇 |
2012年 | 726篇 |
2011年 | 646篇 |
2010年 | 556篇 |
2009年 | 660篇 |
2008年 | 875篇 |
2007年 | 693篇 |
2006年 | 580篇 |
2005年 | 565篇 |
2004年 | 511篇 |
2003年 | 415篇 |
2002年 | 338篇 |
2001年 | 300篇 |
2000年 | 216篇 |
1999年 | 200篇 |
1998年 | 180篇 |
1997年 | 185篇 |
1996年 | 136篇 |
1995年 | 150篇 |
1994年 | 123篇 |
1993年 | 77篇 |
1992年 | 108篇 |
1991年 | 80篇 |
1990年 | 84篇 |
1989年 | 77篇 |
1988年 | 22篇 |
1987年 | 10篇 |
1986年 | 1篇 |
1985年 | 9篇 |
1984年 | 6篇 |
1983年 | 2篇 |
1982年 | 1篇 |
1981年 | 2篇 |
1976年 | 1篇 |
1975年 | 1篇 |
排序方式: 共有10000条查询结果,搜索用时 15 毫秒
1.
2.
3.
对射频电缆幅相稳定性进行了介绍,阐述了射频测试电缆相位和幅度变化的因素,并详细分析了射频电缆相位性能以及幅度性能的不同测试方法,最后通过实测数据的展示,总结说明了在日常测试中该如何正确使用测试电缆。 相似文献
4.
7.
《无线电工程》2019,(3):219-223
针对抗干扰多阵元前端低功耗制约抗干扰能力的问题,为了减小功耗的同时提升抗干扰能力,提出一种新颖的BDII/GPS双通道4阵元抗干扰接收前端,在低噪声放大器中实现了一种三端口的双通带电路,具有小于0.1 dB的插损以及30 dB以上的隔离度。采用了一种频率流程设计方法,结合仿真选取频率从而减小了机内的组合干扰,同时简化了中频滤波器的种类;采用了无源混频与中频放大的下变频方案,提高通道线性度(IIP3)的同时降低功耗、优化通道噪声系数(NF),研究了采样钟fclk远端相位噪声折叠的效应,设计了一种窄带相位噪声滤波器,提高了中频采样的信噪比。该接收机包含一种形式简单的电源及晶振切换电路。测试结果表明,接收机同时实现了42 dB固定增益,4.37 W低功耗,超过29 dBm的OIP3线性度以及优于80 dB的抗三干扰能力。 相似文献
8.
9.
讨论了一种用于∑-△A/D转换器的固定系数半带(half-band)FIR数字滤波器,分析了其线性相位特性和低通滤波特性,给出了频率仿真结果,以及在Cadence设计系统中的电路和版图实现。 相似文献
10.
2.5GHz低相位噪声CMOS LC VCO的设计 总被引:5,自引:2,他引:3
用0 .35μm、一层多晶、四层金属、3.3V的标准全数字CMOS工艺设计了一个全集成的2 .5 GHz L C VCO,电路采用全差分互补负跨导结构以降低电路功耗和减少器件1/ f噪声的影响.为了减少高频噪声的影响,采用了在片L C滤波技术.可变电容采用增强型MOS可变电容,取得了2 3%的频率调节范围.采用单个16边形的对称片上螺旋电感,并在电感下加接地屏蔽层,从而减少芯片面积,优化Q值.取得了在离中心频率1MHz处- 118d Bc/ Hz的相位噪声性能.电源电压为3.3V时的功耗为4 m A. 相似文献