排序方式: 共有25条查询结果,搜索用时 0 毫秒
1.
本文分析了锁相式频率合成器的各种扩捕手段及它们的优缺点,并提出最适合雷达捷变频使用的频综锁相环捕捉方案;同时分析了这种频综的跳频时间,提出了实现快速跳频的各种有效措施。 相似文献
2.
本文简述了一种低相噪基准源设计.它是用一台长稳好的10MHz 晶振来锁住一台短稳好的100MHzVCXO,获得一路长稳短稳都好的标准源.再用它锁住一台甚高频 VCO,获得一路60MHz到120MHz 每5MHz 跳一点的基准频率源,该源确保输出相位噪声最佳,在偏载频1KHz,优于一110dBC/Hz. 相似文献
3.
通过采用直接数字合成与间接数字合成相结合的混合合成技术,实现了2~8 GHz宽带,1 kHz小步进输出.并做到杂散优于-65 dBc,相噪优于-95 dBc/Hz偏离载频1 kHz处的技术要求. 相似文献
4.
5.
6.
该功放设计装调后,经试用,技术性能,可靠性和相位噪声等主要指标都较满意,现供大家参考。功放组合,由三级放大和一级功率分配器组成.工作频率为60MHZ,输入输出阻抗75Ω,输入功率2mw;输出分为四路,三路低功率输出,功率15mw,彼此隔离大于30db;另一路为高功率输出,功率可达2W,并可调整。附加相位噪声很小,对60MHZ 高瞬稳的晶振信号经该放大器放大后,对其信号纯度影响不大。关于甚高频晶体管功放,目前分析设计方面的资料已经很多了,具体的设计这里不详细 相似文献
7.
8.
9.
介绍低相噪NPLL频率综合器的设计及实验结果。提出用无源环路滤波器比用有源环路滤波器更好,可获得低相噪设计。 相似文献
10.
一引言雷达频率合成器一般要求输出信号纯度都很高,杂散低于-70dB,相噪10cm 低于-100dBc/HZ(1KHZ)。要保证整个系统能够满足上述要求,除了整个系统的方案设计合理,元器件和电路优良,晶振源及 vco 满足要求外,还必须保证信号在变换、传输、控制过程中可靠稳定工作,不引入或少引入干扰噪声。为此需要采取措施,减少或抑制外来干扰噪声,降低附加噪声和系统自身信号串扰。一般说来,系统的干扰信号可分两方面,一方面是系统外部,通过电源,地线进来的干 相似文献