首页 | 本学科首页   官方微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   13篇
  免费   0篇
无线电   13篇
  2011年   2篇
  2010年   2篇
  2007年   4篇
  2006年   2篇
  2005年   2篇
  2002年   1篇
排序方式: 共有13条查询结果,搜索用时 15 毫秒
1.
针对Turbo码系统译码复杂度大、系统延时较大的缺点,我们主要分析了系统延时的原因和现有的迭代判据,并用符号变化比作为迭代提前结束的判据,实现了降低译码复杂度和译码延时的目的.通过仿真比较了它与其它判据的优缺点.  相似文献   
2.
基于匹配滤波器的伪码捕获方法由于其速度优势在直扩通信系统中得到越来越广泛的研究和应用。数字匹配滤波器在基于软件无线电架构的数字通信系统中有很强的实用性。为提高伪码同步性能,提出了一种基于数字匹配滤波器的伪码捕获方法,主要针对载波多普勒频偏较小的应用场合。该方法保留了匹配滤波器捕获方法的速度优势,同时降低了虚警概率,提高了同步精度。该方法已成功应用于某系统。  相似文献   
3.
对无线移动通信中广泛应用的调制方式—高斯最小频移键控(GMSK)做了详细的研究。分析了高斯最小频移键控的理论,给出了高斯最小频移键控调制和解调的工作原理,并且基于动态系统仿真软件SystemView对该系统进行了计算机仿真。在此基础上,利用SystemView提供的分析工具就高斯最小频移键控的功率谱密度和抗噪声性能和最小频移键控(MSK)做了对比分析,得出了一般结论。  相似文献   
4.
基于DSP Builder的MSK调制解调系统设计   总被引:1,自引:0,他引:1  
阐述了DDS(直接频率合成)的基本理论,并对其理论实现做了详尽的理论分析。在此基础上介绍了采用DDS进行MSK(最小频移键控)数字调制的一般方法,还讨论了差分解调的一般理论,推导出了相关理论结果。最后介绍了采用美国Altera公司推出的快速FPGA开发环境DSPBuilder系统设计工具进行数字系统设计的一般方法,并采用此方法在FPGA芯片上实现了MSK数字调制解调系统。  相似文献   
5.
扩频码(伪随机码,PN码)捕获是扩频通信中扩频码同步的一个重要环节,基于匹配滤波器的捕获方法具有捕获时间短的优势,比较适合短码的捕获和实时通信的场合。为解决数字匹配滤波器资源占用多的问题,根据扩频码取值的双极性特性,针对数据过采样的应用场合,提出了一种基于FPGA实现的数字匹配滤波器的结构。该结构为两级滤波器形式,无乘...  相似文献   
6.
通过介绍无人机导航系统的接收机特性,分析了无人机GPS信号不稳定的原因,并采取合理布局GPS接收天线的位置、在GPS接收天线与设备特别是有源设备之间加入隔离装置等措施,提高了无人机导航系统的抗干扰性。  相似文献   
7.
基于AMBE-2000的数字语音传输系统   总被引:1,自引:0,他引:1  
介绍了AMBE-2000的工作原理及其应用,并结合实例给出了数字语音传输系统中AMBE-2000与TLV320AIC10的A/D、D/A接口电路。AMBE-2000是DVSI(Digital Voice System·Inc)公司的语音压缩解压缩芯片,它采用AMBE语音压缩技术,具有语音音质好和编码波特率低、功耗低等优点;TLV320AIC10是TI公司的低功耗∑-Δ型16位A/D、D/A音频接口芯片。应用AMBE-2000的数字语音传输系统可以在低速率下提供优良的语音质量,并能实现全双工、实时语音压缩解压缩功能,因此在卫星通信、移动通信等领域有着广泛的应用。  相似文献   
8.
介绍了一种比较实用的交织纠错编码设计与实现方案,阐述了数字通信中差错控制的必要性和重要性。阐述了用于纠随机错误的(n,k)线性分组码的基本原理和性质,详细讲解了(12,8) 线性分组码的编码与解码的设计过程,并计算基于此编码的不可检测概率。在无线通信中常用于抗突发错误干扰一般是采用交织技术。主要讲解(16,12)块交织的设计方法,目前依据该方案做的链路设备已在两个型号中得到了验证和应用。  相似文献   
9.
基于FPGA的DPSK调制解调器的全数字实现   总被引:2,自引:0,他引:2  
调制解调技术是通信系统的灵魂,其性能直接影响到整个系统的通信质量。由于数字技术的大量应用,数字调制解调技术得到了广泛的应用。随着软件无线电思想的发展,将整个系统尽可能地集成于一个芯片的设计方法已经呈现出强大的发展潜力,成为系统设计发展的主要方向。基于这种思想,介绍一种在单片FPGA上实现的全数字DPSK调制解调器的设计方法。整个设计基于ALTERA公司的QUARTUS II开发平台,并用单片CYCLONE系列FPGA芯片实现。  相似文献   
10.
王刚  韦志棉 《无线电工程》2007,37(10):50-52
针对Walsh函数序列生成过程中的正交误差问题,选择利用复制理论产生Walsh序列,在Walsh序列生成过程中建立保证各路Walsh序列延时时间相等的仿真模型。模型建立原理是每个触发器产生每路Walsh序列信号,并将触发器设置成同步工作从而实现最小正交误差。对整个设计过程用Verilog HDL数字描述语言进行编程,并在Quartus II平台进行后仿真,后仿真结果和理论分析相一致,最后在FPGA上实现,为工程应用提供多位Walsh正交序列的生成。  相似文献   
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号