首页 | 本学科首页   官方微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   39篇
  免费   27篇
  国内免费   14篇
物理学   6篇
无线电   74篇
  2023年   4篇
  2022年   1篇
  2021年   2篇
  2020年   2篇
  2019年   6篇
  2018年   8篇
  2017年   4篇
  2016年   6篇
  2015年   3篇
  2014年   8篇
  2013年   8篇
  2012年   2篇
  2010年   1篇
  2009年   1篇
  2004年   1篇
  2003年   9篇
  2002年   3篇
  2001年   5篇
  2000年   6篇
排序方式: 共有80条查询结果,搜索用时 687 毫秒
1.
基于IP核复用技术的SoC设计   总被引:5,自引:1,他引:4  
概述了国内外IP产业的发展情况,论述了我国发展IP核复用技术SoC设计的可能性和必要性,指出我国急需发展的关键芯片及IP核种类.  相似文献   
2.
刘慧君  谢亮  金湘亮 《微电子学》2017,47(5):670-673
针对低频下数字集成电路实现时序收敛需要插入大量缓冲器而导致芯片布线困难、运行时间较长等问题,提出了一种降低时钟树级数与增加保持时间余量相结合的时钟树综合方案。基于CSMC 0.35 μm CMOS工艺,采用提出的方案,使用IC Compiler和Prime Time工具,分别完成了应用于高精度隔离型Σ-Δ ADC芯片的低速数字滤波器的物理设计以及静态时序分析。结果表明,与传统方案相比,保持时间负松弛总值降低了95.62%,时序收敛所需缓冲器个数减少了约98.13%,运行时间缩短了97.25%,有效地降低了布线拥塞程度,快速有效地实现了时序收敛。  相似文献   
3.
肖力  金湘亮  杨健  黄诗诗 《微电子学》2022,52(4):689-694
当前忆阻器等效电路中的传统运算放大器存在功耗高、噪声大等问题。针对这些问题,基于简化差分对设计了两种极简化的运算放大器。通过电路仿真对两种简化运算放大器与传统运算放大器进行功耗与噪声仿真分析。结果表明,与三种传统运算放大器相比,该简化运算放大器的功耗最低,抗噪声性能最优。运算放大器的总功耗为15 mW,等效输出噪声电压为11.55 nV·Hz-1/2,噪声系数为35.873 dB。基于两种简化运算放大器,设计了一种二阶荷控忆阻器等效电路。通过理论分析、电路仿真和硬件电路板基实验,对该等效电路的忆阻特性进行了分析与验证。  相似文献   
4.
传统的CAN总线受环路延迟的影响,传输速率无法突破1Mbps.本文根据CAN FD协议标准与国际标准ISO11898,采用硬件描述语言verilog设计,实现了CAN FD控制器的可变速率功能.控制器采用状态机实现对数据帧的接收,采用改变组成bit位中最小时间单元tq的周期长度实现速率切换,并在数据帧的data域应用二...  相似文献   
5.
设计了一种应用于低压差线性稳压器(LDO)的低功耗带隙基准电压源电路。一方面,通过将电路中运放的输入对管偏置在亚阈值区,大大降低了运放的功耗;另一方面,采用零功耗的启动电路,进一步降低了整体电路的功耗。该基准电压源采用旺宏0.35μm CMOS工艺流片,经测试,基准输出电压的温度系数为33 ppm/℃,总电流消耗仅为12μA。  相似文献   
6.
设计了一种14位100 MS/s的流水线模数转换器(ADC)。采样保持电路与第1级2.5位乘法数模转换器(MDAC1)共享运放,降低了功耗。提出了一种改进的跨导可变双输入开关运放,以满足采样保持和MDAC1对运放的不同要求,并消除记忆效应和级间串扰。ADC后级采用5级1.5位运放共享结构。基于0.18 μm CMOS工艺,ADC核心面积为1.4 mm2。后仿真结果表明,在1.8 V电源电压下,当采样速率为100 MS/s、输入信号频率为46 MHz时,ADC的信噪比(SNR)为82.6 dB,信噪失真比(SNDR)为78.7 dB,无杂散动态范围(SFDR)为84.1 dB,总谐波失真(THD)为-81.0 dB,有效位数(ENOB)达12.78位。ADC整体功耗为116 mW。  相似文献   
7.
基于0.13μm CMOS工艺,设计了一种应用于硅微条探测器读出电路的12-bit 80MS/s流水线模数转换器。该模数转换器采用双输入运放共享倍乘数模转换器(MDAC)结构,使运放的输入端交替连接至VCM进行复位,不需要额外时钟消除级间记忆效应。比较器的比较时刻选择在下一级底极板采样开关断开之后而运放还保持在本级输出的相位,使比较器的回踢噪声不会对下级采样信号产生影响。当输入信号在1 MHz时,电路仿真结果得到:信号噪声失真比(SNDR)为71.6 dB,无杂波动态范围(SFDR)为85.6 dB,总谐波失真(THD)为-81.8 dB,有效位数(ENOB)为11.61 bit。  相似文献   
8.
A digital still camera image processing system on a chip, different from the video camera system, is pre- sented for mobile phone to reduce the power consumption and size. A new color interpolation algorithm is proposed to enhance the image quality. The system can also process fixed patten noise (FPN) reduction, color correction, gamma correction, RGB/YUV space transfer, etc. The chip is controlled by sensor regis- ters by inter-integrated circuit (I2C) interface. The voltage for both the front-end analog and the pad cir- cuits is 2.8 V, and the volatge for the image signal processing is 1.8 V. The chip running under the external 13.5-MHz clock has a video data rate of 30 frames/s and the measured power dissipation is about 75 roW.  相似文献   
9.
光电子技术是继微电子技术之后近十几年来迅速发展的高技术,像微电子集成电路设计一样,不论是器件级模拟还是电器级模拟,光电子集成电路的设计都离不开电子自动化设计(EDA)。目前光电子设计软件的发展跟不上光电子技术的发展,因此光电子器件和光电子集成电路的EDA软件研究已越来越受到重视。  相似文献   
10.
Ce^3+/Er^3+/Bi^3+ triply-doped yttrium aluminum garnet (YAG) is synthesized using co-precipitation method. The Bi^3+ concentration-dependent near-infrared (NIR) emission behavior is systemically in- vestigated. The NIR emission of Er^3+ ions at 1531 nm is enhanced threefold by the addition of 7 mol% Bi^3+. Bi^3+doping results in the formation of exciton in YAG and the variation in the local environment of the doped rare-earth ions. The enhancement in NIR luminescence is ascribed to the combined effects of the sensitization of exciton→Ce^3+ →Er^3+ and the Bi^3+ doping-induced adjustment of the local environment for Ce^3+ and Er^3+ ions.  相似文献   
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号