首页 | 本学科首页   官方微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   8篇
  免费   1篇
  国内免费   6篇
无线电   15篇
  2008年   5篇
  2007年   1篇
  2006年   1篇
  2005年   2篇
  2003年   1篇
  2001年   2篇
  2000年   1篇
  1996年   1篇
  1994年   1篇
排序方式: 共有15条查询结果,搜索用时 843 毫秒
1.
张雷  顾臻  余志平  贺祥庆  陈涌 《半导体学报》2008,29(10):1947-1955
提出了一种用SMIC 0.18μm CMOS混合信号工艺实现的全集成CMOS微阵列生物芯片,并成功地实现了其与一种新的生物纳米系统的集成. 该电路实现了19μm×19μm电极的4×4 (16单元)阵列,反相电极,电流模式放大器,译码电路,以及逻辑控制电路的单片集成,并能够提供-1.6~1.6V的组装电压,8bit的电位分辨率及39.8dB的电流增益,电源电压为1.8V,而失调和噪声电流分别为5.9nA和25.3pArms. 在实验中,利用该电路实现了对30nm聚乙烯醇包裹的磁性粒子的片上选择性组装,并对实验结果进行了讨论,从而验证了该电路的正确性和该集成方法的可行性.  相似文献   
2.
文章介绍了一种标准单元版图综合工具(cell layout synthesis system),这是一种完全自动化的EDA工具,它能根据输入单元电路网表和设计规则及单元库高度等参数自动生成符合设计要求且满足设计规则的单元版图。系统采用了改进的布图模式,得出了面积和电性能更加优化的单元版图。文中介绍了系统的设计流程,分析了系统采用的核心布局布线算法,以及在算法实现过程中为适应单元版图的特点和提高效率  相似文献   
3.
一类时序逻辑电路的逻辑参数提取激励波形自动生成   总被引:2,自引:0,他引:2  
提出了对具有反馈信息的时序逻辑电路进行逻辑参数提取时用于 SPICE模拟的激励波形自动生成方法 ,该方法能根据用户指定的要提取的时延参数要求 ,很快产生这种时序逻辑电路的模拟激励波形 ,从而可以加快逻辑参数的提取过程 ,保证参数提取激励波形的正确性 .该方法的实现 ,可以使逻辑参数的提取完全自动化 ,缩短了逻辑参数库的建立时间 ,具有较高的适用价值  相似文献   
4.
一种40ns 16kb EEPROM的设计与实现   总被引:2,自引:1,他引:1  
徐飞  贺祥庆  张莉 《微电子学》2005,35(2):133-137
基于0.35μmCMOS工艺,设计并实现了一个3.3V16kbEEPROM存储器。该电路采用2k×8的并行结构体系。通过优化设计灵敏放大器、位线译码和字线充放电等电路,加快了读取速度,典型值仅40ns;通过编程模式和编程电路的设计,提高了编程速度,页编程时间为2ms,等效于每字节62ms。重点研究了片上高压产生电路,提出了一种在不增加工艺难度和设计复杂度的情况下提供良好性能的电荷泵电路。电路的单元面积为11.27μm2,芯片尺寸约1.5mm2。  相似文献   
5.
提出了对具有反馈信息的时序逻辑电路进行逻辑参数提取时用于SPICE模拟的激励波形自动生成方法,该方法能根据用户指定的要提取的时延参数要求,很快产生这种时序逻辑电路的模拟激励波形,从而可以加快逻辑参数的提取过程,保证参数提取激励波形的正确性.该方法的实现,可以使逻辑参数的提取完全自动化,缩短了逻辑参数库的建立时间,具有较高的适用价值.  相似文献   
6.
逻辑参数库中Power参数的提取   总被引:1,自引:0,他引:1  
本文介绍了在LPE这个逻辑参数(电学参数)自动提取工具里,Power参数的定义以及提取Power的输入激励波形的生成算法。对于不同的Related Pin以及电路的反馈特性需要不同的激励波形生成算法。  相似文献   
7.
提出了一种新的表征亚阈值电路镜电路中CMOS工艺波动的方法.与现有的统计学方法相比,该方法在理论上和计算复杂度上相对简洁,但对亚阈值电流镜电路中的CMOS工艺波动做出了准确的评估.此模型利用统计学的概念将依赖于IC工艺的物理参数抽象为具有确定均值和方差的随机变量,并进一步将所有随机因素累加为离散鞅.在SMIC 0.18μm CMOS 1P6M混合信号工艺下,利用工作在100pA~1μA范围内、增益为100的亚阈值电流镜电路对此方法的正确性进行了实验验证.该理论成功地预测了~10%的实测芯片间工艺波动,并且给出了~1mV的片上阈值电压标准偏差,此结果与SMIC提供的没计参数吻合.该理论给出的概率分布与实测结果的偏差小于8%.同时,还针对高工艺稳定性的亚阈值模拟电路设计方法进行了相关的讨论.  相似文献   
8.
在传统锁相环结构的基础上设计了一种高速、低功耗、低噪声的高性能嵌入式混合信号锁相环结构.它可以在片内产生多分组高频稳定时钟信号,从而为先进的专用集成芯片(ASIC)和系统芯片(SOC)的实现提供最基础且最重要的可应用时钟产生电路.模拟结果表明,该锁相环可稳定输出500MHz时钟信号,稳定时间小于700 ns,在1.8V电源下的功耗小于18mW,噪声小于180mV.  相似文献   
9.
提出了一种新的表征亚阈值电路镜电路中CMOS工艺波动的方法.与现有的统计学方法相比,该方法在理论上和计算复杂度上相对简洁,但对亚阈值电流镜电路中的CMOS工艺波动做出了准确的评估.此模型利用统计学的概念将依赖于IC工艺的物理参数抽象为具有确定均值和方差的随机变量,并进一步将所有随机因素累加为离散鞅.在SMIC 0.18μm CMOS 1P6M混合信号工艺下,利用工作在100pA~1μA范围内、增益为100的亚阈值电流镜电路对此方法的正确性进行了实验验证.该理论成功地预测了~10%的实测芯片间工艺波动,并且给出了~1mV的片上阈值电压标准偏差,此结果与SMIC提供的没计参数吻合.该理论给出的概率分布与实测结果的偏差小于8%.同时,还针对高工艺稳定性的亚阈值模拟电路设计方法进行了相关的讨论.  相似文献   
10.
提出了一种用SMIC 0.18μm CMOS混合信号工艺实现的全集成CMOS微阵列生物芯片,并成功地实现了其与一种新的生物纳米系统的集成.该电路实现了19μm×19μm电极的4×4(16单元)阵列,反相电极.电流模式放大器,译码电路,以及逻辑控制电路的单片集成,并能够提供-1.6~1.6V的组装电压,8bit的电位分辨率及39.8dB的电流增益,电源电压为1.8V,而失调和噪声电流分别为5.9nA和25.3pArms.在实验中,利用该电路实现了对30nm聚乙烯醇包裹的磁性粒子的片上选择性组装,并对实验结果进行了讨论,从而验证了该电路的正确性和该集成方法的可行性.  相似文献   
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号