排序方式: 共有8条查询结果,搜索用时 671 毫秒
1
1.
2.
3.
4.
5.
6.
引信体目标视频回波模拟器SDRAM控制器的FPGA设计 总被引:1,自引:0,他引:1
针对引信体目标视频回波模拟器中高速大数据量传输、下载和存储的需要,提出了用现场可编程门阵列(FPGA)设计SDRAM控制器的方案和方法.该控制器与常规SDRAM控制器不同,它以长度120个字为一组进行突发(Burst)的读写,内部操作也不同于整页的读、写操作机制,而是采用了内部计数器到固定周期数给出截断(Terminate)和预充电(Precharge)命令的一种操作方式.经验证,该控制器在片工作频率可达100MHz,满足了引信体目标视频回波模拟系统对引信与目标的相对运动参数预先产生回波数据的高速大数据量下载的要求. 相似文献
7.
8.
1