排序方式: 共有7条查询结果,搜索用时 15 毫秒
1
1.
本文针对目前利用时长或流量计费的网络计费方法在网络资源分配存在中存在的精细化管理不足、服务质量较低等问题,提出了基于网络流量IP数据包的分类计量计费的方法。该方法通过对数据包头的内容性质进行分类批处理,按照内容类型及服务优先级分类制定的单位定制网络流量传输的价格,计算出加权费用,从而使理用户数据包按质分类计量计费的方式,提高网络运营精细化管理水平,提高网络服务质量。 相似文献
2.
随着SoC容量增大以及用到的高速接口增多,单个FPGA已不能满足现代深亚微米设计的验证需求,需要采用新的验证平台进行SoC原型验证。硅加工工艺已进入低于30纳米的深亚微米领域,因此在单个芯片上实现集成超过几十亿个晶体管是可行的。从另一个意义上 相似文献
3.
4.
FPGA原型验证是一种在FPGA上搭建SoC和ASIC设计原型的方法学,可以方便的进行硬件验证和早期软件开发。此方法学也称为ASIC原型验证或SoC原型验证。在FPGA上搭建SoC和ASIC设计原型已经成为验证硬件设计和早期软硬件协同设 相似文献
5.
基于对半导体表面产生区宽度特点的分析,提出了与表面空间电荷区宽度呈线性关系的产生区宽度新模型。该模型形式简单,精度较高。数理统计分析结果表明,该线性模型是合理的。 相似文献
6.
SCE-MI(标准协同仿真建模接口)是一个Accellera的标准,有利于标准化软件模型和硬件平台之间的事物级层次的通信。通过使用SCE-MI连接基于FPGA的原型设计模型以及PC中的设计模型或testbench,SoC设计师可以大大提高验证效 相似文献
7.
FPGA原型验证是一种在FPGA上搭建SoC和ASIC设计原型的方法学,可以方便的进行硬件验证和早期软件开发。此方法学也称为ASIC原型验证或SoC原型验证。在FPGA上搭建SoC和ASIC设计原型已经成为验证硬件设计和早期软硬件协同设计的主流方法学。现在的设计者都已经认识到了FPGA原型验证的重要性,但是设计者在进行FPGA原型验证的时候常常要面临许多挑战和困难. 相似文献
1