首页 | 本学科首页   官方微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   37篇
  免费   2篇
  国内免费   1篇
物理学   1篇
无线电   39篇
  2015年   1篇
  2013年   1篇
  2012年   1篇
  2011年   3篇
  2009年   2篇
  2008年   6篇
  2007年   7篇
  2006年   5篇
  2005年   1篇
  2004年   1篇
  2003年   1篇
  2002年   1篇
  2001年   6篇
  2000年   2篇
  1999年   2篇
排序方式: 共有40条查询结果,搜索用时 125 毫秒
1.
针对传统的非锐化掩模算法的局限性,依据图像中各像素点及以其为中心的若干相邻像素点的均方差值,提出了自适应图像增强算法的原理,并分析其硬件实现方法,然后给出了该算法与其它算法应用于图像增强的对比结果,最后在FPGA(field programmable gate array)实验板上进行验证.实验结果表明,此算法有效的增强图像的细节区域,防止图像边缘区域出现过冲现象,抑制图像平坦区域的噪声放大.因此,该算法取得了良好的视觉效果,硬件实现简单,适合于实时条件下图像的增强.  相似文献   
2.
BitBLT引擎具有加速图形移动,支持位块数据的光栅操作(ROP)和透明传输,支持文本、单色位图和图样的由单色向全彩的快速转等功能.在小尺寸LCD图形处理芯片中,BitBLT引擎的设计需要仔细地权衡速度、功耗和面积等相互制约的因素.本文对图形加速引擎BitBLT的功能和结构进行了分析,给出了电路的实现,并对设计中如何提高处理速度和优化功耗进行了讨论,最后给出仿真及FPGA验证结果.  相似文献   
3.
基于DVD应用的流水线RS-PC解码的VLSI设计   总被引:2,自引:0,他引:2  
基于DVD数据纠错的应用,设计实现了全程流水线处理的RS-PC解码,采用分解的无逆BM(Berlekamp—Massey)算法和脉动时序控制实现RS解码器的三级流水线处理,采用行列独立的缓冲器和纠错解码器实现行列纠错的两级流水线处理。该RS-PC解码能达到非常快的处理速度,在行列纠错处理无迭代的情况下,数据率可达到每时钟一个字节。  相似文献   
4.
峰值电流模式降压DC/DC变换器芯片设计   总被引:2,自引:1,他引:2  
设计了一种基于UMC 0.6μm BCD工艺的降压DC/DC转换芯片.采用固定频率脉宽调制(PWM)、峰值电流模式控制结构以提供优良的负载调整特性和抗输入电源扰动能力;在电流检测输出加斜坡补偿消除峰值电流模式次谐波振荡;设计增益较高、带宽较大的电压反馈误差放大器以提供大的负载调整率和提高负载的瞬态响应能力;设计高单位增益带宽的PWM控制器以适应高开关频率工作的要求,同时提高转换效率.系统仿真结果表明,在4~20 V的输入电压范围内,芯片的开关频率为600 kHz,开关电流限制值为1.8 A,典型应用下转换效率高达90%,并具有良好的抗输入扰动和负载调整能力、快速的瞬态响应能力、小的输出纹波等特点.  相似文献   
5.
文章提出了LVDS预加重功能的驱动输出电路,这种预加重功能能够解决信号在长距离传输时所遇到的干扰问题。在这里介绍了两种可实现方法:用电阻改变电流和用双流源提供电流的方法,电阻法是利用并联电路使电阻减小电流增大的方法实现预加重的.双流源法是通过控制为电路提供预加重电流的那一部分电流源的开启和关闭的方法来实现预加重的。并采用0.25μmCMOS工艺对以上这两种电路方案进行了仿真,而且得到的仿真波形基本一致。  相似文献   
6.
RFID标签芯片的最新研究进展   总被引:2,自引:0,他引:2  
射频识别(RFID)系统是一种具有广泛应用前景的自动识别系统。近年来,射频识别技术以快速增长趋势在供应链、门禁、公交系统、行李跟踪等领域获得了广泛的应用。文章详细论述了不同频段RFID标签芯片的最新研究进展,对标签芯片的核心模块射频模拟前端、数字控制器、存储器的研究及发展趋势进行了分析。最后,讨论了标签芯片的发展方向。  相似文献   
7.
首先针对高级加密标准(AES)算法的硬件实现,给出了攻击时刻的汉明能耗模型;然后在行为级进行了基于寄存器数据变化的PA攻击;进一步通过对门级电路的功耗仿真,实现了能耗曲线数据的PA攻击。  相似文献   
8.
高吞吐率、低能耗的SHA-1加密算法的硬件实现   总被引:2,自引:1,他引:1  
安全散列算法被广泛应用于数据完整性验证、数字签名等领域,目前最常用的是SHA-1算法.为了满足实际应用对SHA-1计算速度和能耗的要求,提出了一种新的硬件实现方法,通过改变迭代结构,一次执行两轮操作,将80轮操作简化为40轮,进而大幅度提高SHA-1的吞吐率,并降低能耗.采用UMC0.25μm工艺实现该电路,相比于传统的实现方法,最大吞吐率提高了31%,能耗降低了20%.  相似文献   
9.
GF(2^m)域高速椭圆曲线加密处理器设计   总被引:1,自引:1,他引:0  
针对高速椭圆曲线加密应用的要求,设计了一种多项式基表示的有限域GF(2m)上的高速椭圆加密处理器.为提高运算速度,点加和倍点模块并行运算,且分别采用全并行结构实现;为减少资源,初始化和最后的坐标变换求逆模块通过优化分解成一系列乘和加运算,合并在一个模块中用串行结构实现.Xilinx公司的VirtexEXCV2600 FPGA硬件实现结果表明,完成有限域GF(2163)上任意椭圆曲线上的一次点乘的全部运算时间消耗约为31.6μs,适合高速椭圆曲线加密应用的要求.  相似文献   
10.
基于DOCSIS的视频点播   总被引:4,自引:2,他引:2  
通过对DOCSIS上传输视频业务和数据业务的分析,指出DOCSIS作为一种主要用于透明传输IP的规范在开展视频点播业务的不足,在此基础上提出了一种在于DOCSIS的视频点播,说明了方案的可行性。  相似文献   
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号