排序方式: 共有31条查询结果,搜索用时 0 毫秒
1.
介绍了一个应用于数字电视地面多媒体广播(DTMB)接收机的10-bit,40-MS/s流水线模数转换器(ADC),通过优化各级电容大小和运算放大器电流大小,在保证电路性能的同时降低了功耗.测试结果为:在40MHz采样率,4.9MHz输入信号下,可以获得9.14bit的有效位数(ENOB),72.3dB无杂散动态范围(SFDR).电路微分非线性(DNL)的最大值为0.38LSB,积分非线性(INL)的最大值为0.51LSB.电路采用0.18μm 1P6M CMOS工艺实现,电源电压为3.3V,核心面积为1mm2,功耗为78mW. 相似文献
2.
原位聚合沉积聚苯胺薄膜及其电致变色性能 总被引:2,自引:0,他引:2
采用原位聚合的方法,以水溶性高分子聚乙烯吡咯烷酮(PVP)为空间稳定剂,直接在玻璃基体表面聚合沉积导电聚苯胺(PANI)薄膜。用扫描电镜(SEM)、紫外可见光谱(UV-Vis)、四探针电导率测试仪和热重分析仪(TG)对聚苯胺膜结构及性能进行了表征。采用循环伏安法测试了薄膜的电致变色性。结果表明:盐酸掺杂聚苯胺薄膜呈翠绿色,薄膜厚115 nm,表面电导率为4.6×10-3S/cm。电致变色实验中聚苯胺电极电位在-6~ 6 V循环变化时,薄膜颜色在黄绿和蓝绿间可逆变化。电致变色前后聚苯胺薄膜的紫外可见吸收光谱表明,随着电极电位的降低,极化子峰发生红移,说明聚苯胺分子链中醌式结构单元被还原,聚苯胺薄膜质子化程度提高。 相似文献
3.
This paper describes a 14-bit 100-MS/s calibration-free pipelined analog-to-digital converter (ADC). Choices for stage resolution as well as circuit topology are carefully considered to obtain high linearity without any calibration algorithm. An adjusted timing diagram with an additional clock phase is proposed to give residue voltage more settling time and minimize its distortion. The ADC employs an LVDS clock input buffer with low-jitter consideration to ensure good performance at high sampling rate. Implemented in a 0.18-μm CMOS technology, the ADC prototype achieves a spurious free dynamic range (SFDR) of 85.2 dB and signal-to-noise-and-distortion ratio (SNDR) of 63.4 dB with a 19.1-MHz input signal, while consuming 412-mW power at 2.0-V supply and occupying an area of 2.9 × 3.7 mm^2. 相似文献
4.
介绍了一个精度和速度可编程、但不需要改变运算放大器偏置电流的流水线模数转换器,实现了8~11bit和400k~40MSa/s的程控范围.提出了一种新颖的预充型开关运放,在降低功耗的同时,可以使运算放大器快速开启.通过采用改进的电流调制功耗缩放技术、新颖的开关运放技术、采样保持电路消去技术和动态比较器,大大降低了电路的功耗.电路设计采用1.8V 1P6M 0.18μm CMOS工艺,仿真结果表明:在11bit,40MSa/s性能条件下,输入信号为19.02MHz时,无杂散动态范围(SFDR)为81dB,信噪失真比(SNDR)为67dB,功耗为29mW. 相似文献
5.
介绍了一个精度和速度可编程、但不需要改变运算放大器偏置电流的流水线模数转换器,实现了8~11bit和400k~40MSa/s的程控范围.提出了一种新颖的预充型开关运放,在降低功耗的同时,可以使运算放大器快速开启.通过采用改进的电流调制功耗缩放技术、新颖的开关运放技术、采样保持电路消去技术和动态比较器,大大降低了电路的功耗.电路设计采用1.8V 1P6M 0.18μm CMOS工艺,仿真结果表明:在11bit,40MSa/s性能条件下,输入信号为19.02MHz时,无杂散动态范围(SFDR)为81dB,信噪失真比(SNDR)为67dB,功耗为29mW. 相似文献
6.
7.
丙炔醇类和丙二烯醇类化合物对映体的气相色谱拆分 总被引:1,自引:1,他引:0
使用全甲基-β-环糊精柱(Rt-βDex^TM~cst柱),对5种丙炔醇类和4种丙二烯醇类化合物对映体的气相色谱分离方法进行了研究,结果4种丙炔醇类和4种丙二烯醇类对映体得到分离,分离因子α为1.01~1.04,分离度R一般大于1.5。方法已用于实际不对称合成样品ee值的测定。探讨了对映体在该柱上的拆分机理,认为烷基取代基适当的疏水性和大小是降低非特异性相互作用、形成相对稳定的不对称环糊精包合物,从而成功拆分光学活性异构体的关键。 相似文献
8.
This paper presents a differential successive approximation register analog-to-digital converter (SAR ADC) with a novel time-domain comparator design for wireless sensor networks. The prototype chip has been implemented in the UMC 0.18-μ m 1P6M CMOS process. The proposed ADC achieves a peak ENOB of 7.98 at an input frequency of 39.7 kHz and sampling rate of 180 kHz. With the Nyquist input frequency, 68.49-dB SFDR, 7.97-ENOB is achieved. A simple quadrate layout is adopted to ease the routing complexity of the common-centroid symmetry layout. The ADC maintains a maximum differential nonlinearity of less than 0.08 LSB and integral nonlinearity less than 0.34 LSB by this type of layout. 相似文献
9.
该设计采用SMIC 65-nm CMOS工艺,实现了一款可应用于超宽带通信领域的单通道低功耗6位410-MS/s异步逐次逼近模数转换器(SAR ADC)。通过采用电阻型数模转换器、每级输出3位数字码字结构,以及改进的异步控制逻辑,该ADC在370-MS/s采样率时,无杂散动态范围(SFDR)达到41.95-dB,信号噪声失真比(SNDR)达到28.52-dB。在采样率为410MS/s时,该设计仍能达到40.71-dB的SFDR和30.02-dB的SNDR。通过动态比较器的使用,实现了低功耗设计。测试结果表明,在410-MS/s采样率下,电路总功耗为2.03mW,对应的品质因子(FOM)为189.17fJ/step。 相似文献
10.
介绍了一个应用于数字电视地面多媒体广播(DTMB)接收机的10-bit,40-MS/s流水线模数转换器(ADC),通过优化各级电容大小和运算放大器电流大小,在保证电路性能的同时降低了功耗.测试结果为:在40MHz采样率,4.9MHz输入信号下,可以获得9.14bit的有效位数(ENOB),72.3dB无杂散动态范围(SFDR).电路微分非线性(DNL)的最大值为0.38LSB,积分非线性(INL)的最大值为0.51LSB.电路采用0.18μm 1P6M CMOS工艺实现,电源电压为3.3V,核心面积为1mm2,功耗为78mW. 相似文献