排序方式: 共有13条查询结果,搜索用时 15 毫秒
1.
2.
提出了一种符合ISO/IEC 18000-6B标准的高性能无源UHF RFID电子标签模拟前端,在915MHz ISM频带下工作时其电流小于8μA.该模拟前端除天线外无外接元器件,通过肖特基二极管整流器从射频电磁场接收能量.该RFID模拟前端包括本地振荡器、时钟产生电路、复位电路、匹配网络和反向散射电路、整流器、稳压器以及AM解调器等.该芯片采用支持肖特基二极管和EEPROM的Chartered 0.35μm 2P4M CMOS工艺进行流片,读取距离大于3m,芯片面积为300μm×720μm. 相似文献
3.
提出了一种新的红外焦平面阵列调整电路(skimming)设计。新的调整电路包括MEMS像元模块和非均匀性校正模块。该电路能够减少阈值电压对传统调整电路的影响,以及对探测器制造工艺引入的非均匀性进行补偿。MEMS像元模块通过控制明像元电路和盲像元电路中的电压值用于调节电路本身的非均匀性,同时非均匀性校正电路用以弥补探测器制造过程引入的像元电阻非均匀性。该电路应用于阵列为640×480的红外焦平面阵列上,采用TSMC 0.18 μm工艺进行设计、仿真。仿真结果表明:MEMS像元模块能够使明像元电路和盲像元电路具有一致性;明像元电阻的非均匀性小于3 %,最大积分电流失调为200 nA,非均匀性校正模块的补偿电流大于200 nA,符合设计要求,使得调整模块输出电流变大,积分电压变大,达到显示效果变亮的目的。 相似文献
4.
提出了一种符合ISO/IEC 18000-6B标准的无源UHF RFID电子标签验证开发平台,其工作在915MHz ISM频带下.该平台有效减少了设计开发时间及成本,并实现了电子标签的快速原型设计.该平台包括RFID模拟前端以及采用Altera ACEX FPGA实现的标签控制逻辑.RFID模拟前端采用Chartered 0.35μm 2P4M CMOS工艺进行流片,包括本地振荡器、时钟产生电路、复位电路、匹配网络和反向散射电路、整流器、稳压器以及AM解调器等,通过调整FPGA中的标签控制逻辑,该平台实现了快速、灵活而高效的RFID验证开发. 相似文献
5.
6.
提出了一种可以在915MHz ISM频带下工作的、符合ISO/IEC 18000-6B标准的无源UHF RFID应答器的阻抗匹配方法.该UHF RFID应答器具有复数阻抗并从射频电磁场接收能量.该阻抗匹配方法利用天线的寄生电感,通过调整反向散射电路的电容来改变匹配网络的容抗,从而实现ASK调制.而且,该阻抗匹配方法在阅读器、天线与应答器之间达到了最大的功率传输.采用该阻抗匹配方法的应答器芯片通过支持肖特基二极管和EEPROM的Chartered 0.35μm 2P4M CMOS工艺进行流片,经测试其工作距离约为4m. 相似文献
7.
针对非制冷红外探测器片上存储器的高速数据读出,设计了一种用于非制冷红外探测器片上存储器的低延迟灵敏放大器。随着非制冷红外探测器像素阵列的不断加大,对非制冷红外探测器片上存储器的要求也更高,需要一个更高速的存储器进行红外探测器内部数据存储。通过降低灵敏放大器延迟时间是提高数据传输速度的一种可靠方法。本文对传统交叉耦合结构灵敏放大器进行改进,与传统交叉耦合结构灵敏放大器相比,增加了完全互补型的第二级交叉放大电路,并采用NMOS组成的中间阶段进行两级运放的耦合。改进后的新型灵敏放大器能快速有效地放大位线上电压差,同时改善灵敏度低的问题。本论文设计的灵敏放大器采用TSMC 65 nm工艺,在工作电压为5 V、位线电压差为100 mV条件下,仿真结果表明:数据读出延迟仅为25.19 ps,与交叉耦合式灵敏放大器相比,读出延迟降低了37.07%。同时,在全工艺角仿真条件下,环境温度为-45—125℃,新型灵敏放大器延迟仿真最大值仅为39 ps,最小值为17.1 ps。 相似文献
8.
9.
10.
一种无源UHF RFID电子标签验证开发平台 总被引:1,自引:0,他引:1
提出了一种符合ISO/IEC 18000-6B标准的无源UHF RFID电子标签验证开发平台,其工作在915MHz ISM频带下.该平台有效减少了设计开发时间及成本,并实现了电子标签的快速原型设计.该平台包括RFID模拟前端以及采用Altera ACEX FPGA实现的标签控制逻辑.RFID模拟前端采用Chartered 0.35μm 2P4M CMOS工艺进行流片,包括本地振荡器、时钟产生电路、复位电路、匹配网络和反向散射电路、整流器、稳压器以及AM解调器等,通过调整FPGA中的标签控制逻辑,该平台实现了快速、灵活而高效的RFID验证开发. 相似文献